发明名称 Output buffer circuit with 50% Duty Cycle
摘要
申请公布号 EP0905896(A3) 申请公布日期 2000.04.19
申请号 EP19980118515 申请日期 1998.09.30
申请人 NEC CORPORATION 发明人 WATANABE, HIROYUKI
分类号 H03K5/02;H03K5/156;H03K19/0175;(IPC1-7):H03K5/156 主分类号 H03K5/02
代理机构 代理人
主权项
地址