发明名称 使固定程式可发展之装置及其方法
摘要 本发明系有关于一种执行于一存储存体内之程式码序列之装置,包括一积体电路(10),可执行诸程式码序列;一第一记忆体(12),其包含一主要程式及可能诸可由积体电路执行之其他程式码序列;一第二不可消失之可程式记忆体(11),可能具有诸可由积体电路执行之程式码序列;以及一第三作业记忆体(14),其特征在于,第二记忆体(11)内所具有一定向表,此定向表包含至少一栏位,其含有一密码参考资料元素。其第一装置(INS_INT)可:一核对密码参考是否存在一储存于作业记忆体内与密码参考有关之位址资料元素,并且将一个路径变更指标(DI)设定,其第二装置(INS_ORT)可:一测试路径变更指标(DI),及一执行跳变至少作业记忆体AD_SAUT之内容所示之位址。
申请公布号 TW378305 申请公布日期 2000.01.01
申请号 TW085107093 申请日期 1996.06.13
申请人 第八特许特兰赛克公司 发明人 亚雷德奈瑟
分类号 G06F9/318;G06F9/44 主分类号 G06F9/318
代理机构 代理人 郑自添 台北巿敦化南路二段七十七号八楼
主权项 1.一种执行在一储存体内之程式码序列之装置,其 包含一个积体电路(10),可执行程式码序列,以及一 个第一记忆体(12),其含有一主程式及可能其它可 由积体电路执行的程式码序列;一个第二不可消失 可程式记忆体(11),其可能含有能由积体电路执行 的程式码序列,以及一第三作业记忆体(14),其特征 为,在第二记忆体(11)内之定向表含有至少一个栏 位,其包含第一装置(INS_INT)的一个密码参考资料元 素,它使下列事项为可能: -查核密码参者是否存在, -将与密码参考有关之位址资料元素储存于作业记 忆体并设定一个路径变更指标DI,并且,在第二记忆 体(11)内之定向表含有至少一个栏位,其包含第二 装置(INS_ORT)的一个密码参考资料元素,它使下列事 项为可能: -测试路径变更指标DI,并 -执行跳变至作业记忆体AD_SAUT之内容所示之位址 。2.如申请专利范围第1项之装置,其中与密码参考 相关的三个记忆体中之一所包含的密码序列之位 址资料元素是由密码参考算出。3.如申请专利范 围第1项之装置,其中第二个栏位,其包含密码序列 之位址资料元素,是包含于三个记忆体其中之一。 4.如申请专利范围第1项之装置,其中包含可程式记 忆体(11)内之一个可能受保护的区域,一个资料元 素(AD_TAB)其定义第一查核装置之第一位址,以及可 能是搜寻方向(SENS)。5.如申请专利范围第1项之装 置,其中定向表包含一个额外的栏位(AD_TT),其显示 表内下一个位址,在此设置相对应于密码参考之资 讯。6.如申请专利范围第1项之装置,其中定向表包 含一个额外的栏位(CHK),其使得可能去查核与控制 加总计算装置所提供的结果相比较之先前栏位及/ 或附加密码序列之完整性。7.如申请专利范围第1 项之装置,其中第二装置包含了装置用以在作业记 忆体(AD_RET)内储存在跳变之后的回复地址,以上的 情形发生于当存在着数个第二装置以执行针对相 同序列位址的跳变。8.如申请专利范围第1项之装 置,其中包含CAI装置用以防止写入增添密码,以及 RCI装置用以防止IC-卡片更新。9.一种将新码写入 如申请专利范围第4项之装置之方法,其特征为它 包含: -接收一个写入指令, -查核与密码参考相关的构成密码参考A,B,C等的第 一个栏位的存在,以及代表位址AD_Cod_A,AD_Cod_B,AD_Cod _C的第二栏位的存在; -查核没有旗标ECA处于活性状态; -查核第一位址AD_TAB之値是否一致; -查核第一栏位所提供的参考在表内不存在; -将可程式记忆体之保护区域内之旗标ECA设至活性 状态; -相对应于新的密码,接收并写入资讯; -查核作业正确地执行并更新定向表; -将旗标ECA设至非活性状态。10.如申请专利范围第 9项之方法,其中更新定向表的作业包括将下一个 位址栏位写入定向表,此位址是相对于写入密码之 前之密码之定向字元。图式简单说明: 第一图图示IC卡之可程式记忆体的一段部份分割, 使用类似但不同的方法以管理定向表; 第二图图示一段IC卡;唯读记忆体的一个部份之例; 第三图图示在主程式内在主程式执行过程中之讯 问指令序列以及随后的定向指令序列之例; 第四图图示可能是讯问与定向指令序列之例; 第五图图示执行横成讯问指令之程式码序列,其执 行之演算法之例; 第六图图示一个可程式记忆体一部份之典型配置 结构,其括定向表以及程式码序列区域。 第七图图示记忆体部份分割之第二个典型实施例, 其包括定向表以及程式码序列区域; 第八图图示构成定向指令之程式码序列,其执行流 程图之例; 第九图图示构成一系列写入指令之栏位之例; 第十图图示一个写入指令所引发之登录作业序列 之执行流程图之例; 第十一图图示组成一实施例本发明装置暨方法所 需微电路存储体之诸装置;
地址 法国