发明名称 MULTI-LAMINATED INDUCTOR AND MANUFACTURING METHOD THEREOF
摘要 표면에 내부 도체(21a)가 형성된 절연 재료 시트를 적층하고, 내부 도체(21a)를 나선 형상으로 접속하여 이루어진 코일(12)과, 코일(12)의 단부와 외부 단자 전극을 접속하는 인출 내부 도체(22a∼25a)가 내부에 형성된 칩(11)을 구비하여, 코일(12)의 주회(周回) 중심선과 평행한 칩(11)의 표면에 외부 단자 전극(13a, 13b)이 형성된 적층 칩 인덕터(10)를 구성한다. 이에 따라, 코일(12)에 발생하는 자속이 외부 단자 전극(13a, 13b)의 면에 교차하지 않기 때문에, 외부 단자 전극(13a, 13b)에서의 와류 전류의 발생을 방지할 수 있는 동시에, 인출 내부 도체(22a∼25a)의 코일 단부로의 접속 위치를 변경함으로써 인덕턴스값을 용이하게 변경할 수 있다.
申请公布号 KR19990087995(A) 申请公布日期 1999.12.27
申请号 KR19990015568 申请日期 1999.04.30
申请人 null, null 发明人 다카하시오사무
分类号 H01F27/28;H01F17/00;H01F27/29;H01F41/04 主分类号 H01F27/28
代理机构 代理人
主权项
地址