发明名称 TERMINAL LAYOUT DEVICE FOR INTEGRATED CIRCUIT
摘要
申请公布号 JPH11328240(A) 申请公布日期 1999.11.30
申请号 JP19980133851 申请日期 1998.05.15
申请人 NEC CORP 发明人 YASUZAWA TOMOKO
分类号 H01L23/12;G06F17/50;(IPC1-7):G06F17/50 主分类号 H01L23/12
代理机构 代理人
主权项
地址