发明名称 |
SYNCHRONOUS SEMICONDUCTOR STORAGE DEVICE CAPABLE OF REDUCING A AREA RATIO OF CONTROL CIRCUIT OCCUPYING A CHIP AREA |
摘要 |
<p>각 뱅크에 대한 어드레스 신호의 전달은 공통인 어드레스 버스(50a ∼ 50c)에 의해 행해진다. 컬럼 프리디코더(34) 및 로우 프리디코더(36)는 어드레스 버스에 의해 전달된 신호에 의해 대응하는 뱅크가 선택된 것을 검지하여 커맨드 데이타 버스(53b)로부터의 커맨드 신호에 따라 어드레스 신호의 취득을 행한다. 취득된 데이타를 래치하는 회로보다도 어드레스 데이타 버스 및 커맨드 데이타 버스측의 회로는 계층 전원 구성이 되고 있다.</p> |
申请公布号 |
KR19990082756(A) |
申请公布日期 |
1999.11.25 |
申请号 |
KR19990009076 |
申请日期 |
1999.03.17 |
申请人 |
null, null |
发明人 |
오오이시쯔까사;도미시마시게끼 |
分类号 |
G11C11/401;G11C5/02;G11C5/14;G11C7/10;G11C8/10;G11C8/12;G11C8/14;G11C11/407 |
主分类号 |
G11C11/401 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|