发明名称 多阵列印刷电路板之自动插装路径之制作装置及方法
摘要 在多阵列PCB之自动插装路径之制作方法中,储存CAD数据及零组件数据。在判断是否PCB为多阵列PCB与否后,当决定为多阵列PCB时,便决定其是否为可旋转对称与否。在可旋转对称多阵列PCB之情况下,各起点及终点被接收而储存,而参考PCB被选出。制作有关参考PCB之零组件项数,产生零组件之孔资料。决定自动插装之起始零组件及结束零组件。藉由最近邻接路径算法制作自动插装路径。在供大量生产之制作情况下,再制作自动插装路径。因此,可有效制作自动插装路径。
申请公布号 TW372389 申请公布日期 1999.10.21
申请号 TW086117981 申请日期 1997.11.27
申请人 大宇电子股份有限公司 发明人 尹龙基
分类号 H05K13/04;G05B19/18 主分类号 H05K13/04
代理机构 代理人 赖经臣
主权项 1.一种多阵列印刷电路板之自动插装路径之制作 方法,包含之步骤为: 接收并储存制作该自动插装路径之基本数据包括 电脑辅助设计数据及零组件数据; 决定是否印刷电路板为该多阵列印刷电路板; 当该印刷电路板为该多阵列印刷电路板时,决定是 否该多阵列印刷电路板可旋转对称于中心点; 当该多阵列印刷电路板为可旋转对称时,决定该多 阵列印刷电路板中各个起点及终点,而当该多阵列 印刷电路板为非可旋转对称时,决定该多阵列印刷 电路板中各个起点; 自该多阵列印刷电路板选择单一参者印刷电路板, 及对该参考印刷电路板制作零组件之项数;及 经由最近邻接路径算法对该多阵列印刷电路板制 作该自动插装路径。2.如申请专利范围第1项之多 阵列印刷电路板之自动插装路径之制作方法,当该 印刷电路板于决定该多阵列印刷电路板之该步骤 中被决定为单一印刷电路板时,在决定该多阵列印 刷电路板之该步骤后,其包含之步骤为: 使用该基本数据制作该零组件之项数;及 经由最近邻接路径算法对该单一印刷电路板制作 该自动插装路径。3.如申请专利范围第1项之多阵 列印刷电路板之自动插装路径之制作方法,其中制 作该自动插装路径之该步骤包含之步骤为: 制作有关该零件之孔资料; 对该自动插装决定起始零组件及结束零组件;及 经由该最近邻接路径算法制作该自动插装路径。4 .如申请专利范围第3项之多阵列印刷电路板之自 动插装路径之制作方法,其中决定该起始零组件及 结束零组件之该步骤包含之步骤为: 对供应有关该起始零组件及结束零组件之数据决 定零组件数据输入模式;及 当该零组件数据输入模式为自动模式时,制作邻接 距离短阵,以自动侦测该起始零组件及结束零组件 及当该零组件数据输入模式为人工模式时,接收有 关该起始零组件及结束零组件之该数据。5.如申 请专利范围第1项之多阵列印刷电路板之自动插装 路径之制作方法,在制作该自动插装路径之该步骤 后,进一步包含之步骤为: 决定制作模式;及 当该制作模式为大量生产时,经由K-最适算法再制 该自动插装路径,然后完成程式,但当该制作模式 为检验生产时,则完成程式。6.一种多阵列印刷电 路板之自动插装路径之制作装置,包含: 一用来接收制作自动插装路径之基本数据包括电 脑辅助设计数据及零组件数据并接收控制指令之 输入段; 一从该基本数据于该多阵列印刷电路板中制作自 动插装路径数据之多阵列自动插装路径产生段; 一用来储存该基本数据及自动插装路径数据之数 据储存段; 一用来显示该基本数据、自动插装路径数据及选 择控制指令之控制指令选择指令单之显示段;及 一用来控制该输入段之输入、该自动插装路径数 据于该多阵列自动插装路径产生段中之制作、该 数据于该数据储存段中之储存及该数据与控制指 令选择指令单于该显示段之显示之控制段,其中该 多阵列自动插装路径产生段当印刷电路板被决定 为单一印刷电路板时,决定印刷电路板是否为该多 阵列印刷电路板以根据该基本数据藉产生各个零 组件之项数制作该自动插装路径; 当该印刷电路板为该多阵列印刷电路板时,决定其 是否为可旋转对称,因此,若该多阵列印刷电路板 为非可旋转对称时,计算该多阵列印刷电路板之各 起点,并选择参考印刷电路板供制作有关该参考印 刷电路板之该各零组件之该项数以制作有关各零 件之孔资料;或若该多阵列印刷电路为可旋转对称 时,该可旋转对称多阵列印刷电路板之各起点与终 站被接收而储存且参考印刷电路板系选自该可旋 转对称的多阵列印刷电路板,供制作有关该参考印 刷电路板之该各零组件之该项数,以制作有关各零 件之孔资科; 决定有关起始零组件及结束零组件之该零组件之 输入模式,因此,若该输入模式为自动模式时,制作 邻接距离矩阵以自动侦测该起始零组件及结束零 组件并经由最近邻接路径算法制作路径;或若该输 入模式为人工模式时,有关该起始零组件及结束零 组件之该零组件数据被接收以经由该最近邻接路 径算法制作路径;及 决定在大量生产模式之情况下经由K-最适算法再 制该自动插装路径或在检验生产模式之情况下完 成程式之制作模式。图式简单说明: 第一图为一平面图,以图表方式显示多阵列PCB之一 例; 第二图为一平面图,以图表方式显示可旋转对称多 阵列PCB之一例; 第三图为一方块图,显示依照本发明之多阵列PCB自 动插装路径之制作装置之结构; 第四图为一概略图,显示一第三图所示之显示器上 显示之控制指令选择指令单之屏幕之例;及 第五图A及第五图B为流程图,显示依照本发明之多 阵列PCB自动插装路径之制作方法之一具体例。
地址 韩国