发明名称 用以介接VLSI CMOS电路之高速发信
摘要 一种本发明之系统使用小摆幅差源同步电压及时序基准(SSVTR及/SSVTR)信号,以比较由高频发信用之同一积体电路在同时间所产生之同转换率之单端信号。每次有效信号由发送之积体电路驱动时,SSVTR及/SSVTR信号拨转。每一信号接收机包含二比较器,一用以比较信号及SSVTR,及另一用以比较信号及/SSVTR。现信号二进位值决定何比较器连接至接收机输出端,可由使用互斥"或"逻辑及SSVTR及/ SSVTR选择。接收机中连接之比较器侦测信号二进位值中是否发生改变,直至SSVTR及/SSVTR已改变其二进位值为止。如信号转变,则连接同一比较器。如无转变发生,则比较器中断连接。该系统可使用第一汇流排上之第一组振荡基准,用以侦测控制资讯中之转变,及第二组振荡基准,用以侦测资料资讯中之转变。
申请公布号 TW461208 申请公布日期 2001.10.21
申请号 TW088110492 申请日期 1999.06.22
申请人 杰兹欧股份有限公司 发明人 伊杰兹.哈克
分类号 H04L29/00 主分类号 H04L29/00
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼
主权项 1.一种侦测进来信号及先前信号间之转变之方法,包括步骤:获得一振荡基准;接收进来信号;及比较振荡基准及进来信号,以侦测进来信号相对于先前信号之转变。2.如申请专利范围第1项所述之方法,其中,该比较步骤包括产生第一结果;及更包括步骤:根据先前信号产生控制信号,用以控制第一结果之通过,作为输出信号。3.如申请专利范围第2项所述之方法,其中,产生控制信号之步骤包括比较振荡基准及输出信号。4.如申请专利范围第3项所述之方法,其中第一结果操纵输出信号从先前信号朝向第一结果;及产生控制信号之步骤包括在输出信号仍在逻辑上等于先前信号的同时,比较振荡基准及输出信号。5.如申请专利范围第3项所述之方法,其中第一结果操纵输出信号从先前信号朝向第一结果:及产生控制信号之步骤包括在输出信号在逻辑上等于第一结果之后,比较振荡基准及输出信号。6.如申请专利范围第1项所述之方法,其中,进来信号为单端信号。7.如申请专利范围第1项所述之方法,其中,振荡基准与进来信号同步。8.如申请专利范围第1项所述之方法,其中,振荡基准提供电压及时序属性。9.如申请专利范围第1项所述之方法,其中,使振荡基准为负。10.如申请专利范围第1项所述之方法,更包括步骤:获得振荡基准互补;及比较互补及目前的进来信号及先前信号,以侦测进来信号相对于先前信号之转变。11.如申请专利范围第1项所述之方法,其中,振荡基准包含一振荡源同步电压及时序基准,具有转换率大致等于振荡基准之周期时间的一半。12.一种用以侦测进来信号及先前信号间之转变之系统,包含:第一及第二输入端,用以分别接收振荡基准及进来信号;一输出端,提供输出信号,此在逻辑上等于先前信号;一第一比较器,连接至第一及第二输入端,用以比较该基准及进来信号,以产生第一结果;及一第一控制器,连接至第一比较器,用以根据先前信号,连接第一结果至输出端。13.如申请专利范围第12项所述之系统,其中,第一控制器比较振荡基准及输出信号。14.如申请专利范围第13项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;及第一控制器经连接,俾输出信号仍在逻辑上等于先前信号的同时,比较振荡基准及输出信号。15.如申请专利范围第13项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;及第一控制器经连接,俾在输出信号在逻辑上等于第一结果之后,比较振荡基准及输出信号。16.如申请专利范围第12项所述之系统,其中,进来信号为单端信号。17.如申请专利范围第12项所述之系统,其中,振荡基准与进来信号同步。18.如申请专利范围第12项所述之系统,其中,振荡基准提供电压及时序属性。19.如申请专利范围第12项所述之系统,其中,使振荡基准为负。20.如申请专利范围第12项所述之系统,其中,振荡基准包含一振荡源同步电压及时序基准,具有转换率大致等于振荡基准之周期时间的一半。21.如申请专利范围第12项所述之系统,更包含一第三输入端,用以接收振荡基准互补;一第二比较器,连接至第二及第三输入端,用以比较该互补及进来信号,以产生第二结果;及一第二控制器,连接至第二比较器,用以根据先前信号,连接第二比较器至输出端。22.一种用以侦测进来信号及先前信号间之转变之系统,包含:一输出端,提供在逻辑上等于先前信号之输出信号;一第一放大器,用以放大进来信号及振荡基准间之差,以产生第一结果;一第二放大器,用以放大该信号及振荡期准之互补间之差,以产生第二结果;一第一开关,连接至第一放大器,用以根据第二标准,连接第一结果至输出端;一第二开关,连接至第二放大器,用以根据第二标准,连接第二结果至输出端;一第一控制器,用以根据基准及输出信号之比较,控制第一标准;及一第二控制器,用以根据该互补及输出信号之比较,控制第二标准。23.如申请专利范围第22项所述之系统,其中第一开关连接第一放大器至输出端,俾操纵输出信号从先前信号朝向第一结果;进来信号在逻辑上与先前信号相反;第一控制器经连接,俾输出信号仍在逻辑上等于先前信号的同时,比较该基准及信号;及第二控制器经连接,俾输出信号仍在逻辑上等于先前信号之期间,比较该互补及输出信号。24.如申请专利范围第22项所述之系统,其中第一开关连接第一放大器至输出端,俾操纵输出信号从先前信号朝向第一结果;进来信号在逻辑上等于先前信号;第一控制器经连接,俾在输出信号在逻辑上等于第一结果之后,比较该基准及输出信号;及第二控制器经连接,俾输出信号在逻辑上等于第一结果之后,比较该互补及输出信号。25.如申请专利范围第22项所述之系统,其中,进来信号为单端信号。26.如申请专利范围第22项所述之系统,其中,基准与进来信号同步。27.如申请专利范围第22项所述之系统,其中,基准提供电压及时序属性。28.如申请专利范围第22项所述之系统,其中,使基准为负。29.如申请专利范围第22项所述之系统,其中,基准包含一振荡源同步电压及时序基准,具有转换率大致等于振荡基准之周期时间的一半。30.一种通信系统,包含:一发送机,用以发送振荡源同步电压及时序基准及新信号至一接收机;传输线,连接至发送机,用以载运基准及新信号至接收机;及一接收机,连接至传输线,用以获得先前信号,用以接收该基准及新信号,及用以根据新信号及先前信号与基准之比较,侦测新信号及先前信号间之转变。31.如申请专利范围第30项所述之系统,其中,发送机更发送振荡基准之互补至接收机;传输线载运该互补至接收机;及接收机根据新信号及先前信号与该互补之比较,侦测一转变。32.如申请专利范围第30项所述之系统,其中,接收机包含第一及第二输入端,用以分别接收振荡基准及进来信号;一输出端,提供在逻辑上等于先前信号之输出信号;一第一比较器,连接至第一及第二输入端,用以比较该基准及进来信号,以产生第一结果;及一第一控制器,连接至第一比较器,用以根据先前信号,连接第一结果至输出端。33.如申请专利范围第32项所述之系统,其中,第一控制器比较振荡基准及输出信号。34.如申请专利范围第33项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;及第一控制器经连接,俾输出信号仍在逻辑上等于先前信号的同时,比较振荡基准及输出信号。35.如申请专利范围第33项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;及第一控制器经连接,俾在输出信号在逻辑上等于第一结果之后,比较振荡基准及输出信号。36.如申请专利范围第32项所述之系统,其中,进来信号为单端信号。37.如申请专利范围第32项所述之系统,其中,振荡基准与进来信号同步。38.如申请专利范围第32项所述之系统,其中,振荡基准提供电压及时序属性。39.如申请专利范围第32项所述之系统,其中,使振荡基准为负。40.如申请专利范围第32项所述之系统,其中,振荡基准包含一振荡源同步电压及时序基准,具有转换率大致等于振荡基准之周期时间的一半。41.如申请专利范围第32项所述之系统,另包含一第三输入端,用以接收振荡基准互补;一第二比较器,连接至第二及第三输入端,用以比较该互补及进来信号,以产生第二结果;及一第二控制器,连接至第二比较器,用以根据先前信号,连接第二比较器至输出端。42.如申请专利范围第30项所述之系统,其中发送机包含一记忆体控制器;及接收机包含记忆体。43.如申请专利范围第30项所述之系统,其中发送机包含一微处理器;及接收机包含一系统控制器。44.如申请专利范围第43项所述之系统,其中,系统控制器包含一记忆体控制器。45.一种用以侦测从先前信号至后续信号之转变之信号接收器系统,包含:(a)一输出端,提供在逻辑上等于先前信号之输出信号;(b)一第一接收机,包含(i)一第一比较器,用以比较振荡基准及该信号,以产生第一结果;(ii)一第一开关,连接至第一比较器,用以连接第一结果至输出端;及(iii)一第一控制器,连接至第一开关,用以比较振荡基准及输出信号,以产生控制信号,用以控制第一开关;及(c)一第二接收机,与第一接收机平行,包含(i)一第二比较器,用以比较振荡基准互补及该信号,以产生第二结果;(ii)一第二开关,连接至第二比较器,用以连接第二结果至输出端;及(iii)一第二控制器,连接至第二开关,用以比较振荡互补及输出信号,以产生控制信号,用以控制第二开关。46.如申请专利范围第45项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;第一控制器经连接,俾输出信号仍在逻辑上等于先前信号的同时,比较振荡基准及输出信号;及第二控制器经连接,俾输出信号仍在逻辑上等于先前信号的同时,比较该互补及输出信号。47.如申请专利范围第45项所述之系统,其中第一结果连接至输出端,俾操纵输出信号从先前信号朝向第一结果;第一控制器经连接,俾在输出信号在逻辑上等于第一结果之后,比较振荡基准及输出信号;及第二控制器经连接,俾在输出信号在逻辑上等于第一结果之后,比较该互补及输出信号。48.一种传输系统,包含:一产生器,用以产生一振荡源同步电压及时序基准,具有转换率约为振荡基准之周期之一半;及一发送机,连接至产生器,用以发送信号及振荡基准至一接收机。49.一种比较进来信号及先前信号之方法,包括步骤:获得一振荡基准及其互补;接收一进来信号;藉由第一比较器比较振荡基准及进来信号,以产生第一结果;藉由第二比较器比较该互补及进来信号,以产生第二结果;使用根据先前信号之控制信号,控制通过第一结果或第二结果,作为输出信号。50.如申请专利范围第49项所述之方法,其中先前信号通过第一比较器,作为输出信号;进来信号在逻辑上与先前信号相同;及控制信号容许第二结果通过,作为输出信号。51.如申请专利范围第49项所述之方法,其中先前信号通过第一比较器,作为输出信号;进来信号在逻辑上与先前信号相反;及控制信号容许第一结果通过,作为输出信号。52.一种发送及接收多个小摆幅单端信号之方法,包括:自一来源发送多个小摆幅单端信号至一接收机;当单端信号转变时,自该来源大致平行发送具有实际上相同的转换率之一对互补振荡基准至接收机;在接收机处接收多个信号及振荡基准;藉由比较信号及振荡基准,产生一输出;当信号转变时,连接输出至接收机输出端;及当信号并不转变时,中断接收机输出端之连接。53.如申请专利范围第52项所述之方法,其中,该来源经滙流排上之传输线连接至接收机,其在二端处藉由传输线之特性阻抗终接。54.如申请专利范围第52项所述之方法,其中,该来源经一点至点连接线连接至接收机,其在二端内部终接。55.如申请专利范围第52项所述之方法,其中,该来源包含一装置之方块,及接收机包含同一装置之另一方块,具有装置内p通道拉升终接器。56.如申请专利范围第52项所述之方法,其中,该信号具有小于一伏之小摆幅。57.如申请专利范围第52项所述之方法,其中,该信号具有小于供应电压之40%之小摆幅。58.如申请专利范围第52项所述之方法,其中,该信号具有转换率小于在频率600MHz以上所发送之信号之信号率之110%。59.如申请专利范围第52项所述之方法,其中,该振荡基准具有实际上相同之摆幅。60.如申请专利范围第52项所述之方法,其中,该振荡基准具有实际上相同之负载。61.一种发送及接收多个小摆幅单端信号之方法,包括步骤:自一来源发送多个小摆幅单端信号至一接收机,接收机包含二比较器及一输出端;当单端信号转变时,自该来源平行发送具有相同转换率之一对互补振荡基准至接收机;在接收机处接收多个信号及接荡基准;根据输出端上之目前的逻辑値及其中一个振荡基准之现値,仅连接其中一个比较器至输出端;及中断其他比较器之连接。62.如申请专利范围第61项所述之方法,其中,该连接步骤包括当单端信号转变时,仅连接其中一个比较器至输出端。63.如申请专利范围第61项所述之方法,其中,该连接步骤包括当单端信号不转变时,中断该仅其中一个比较器之连接,并连接另一比较器。64.如申请专利范围第63项所述之方法,其中,该另一比较器提供输出信号,其回复输出端上之目前的逻辑値。65.如申请专利范围第62项所述之方法,其中,该比较器比较单端信号及振荡基准,以产生输出信号。66.如申请专利范围第65项所述之方法,其中,当单端信号转变时,仅其中一个比较器在差模式中感测单端信号,具有与差信号相同之杂讯免疫性。67.如申请专利范围第65项所述之方法,其中,当单端信号并不转变时,另一比较器在差模式中感测单端信号,具有与差信号相同之杂讯免疫性。68.如申请专利范围第52项所述之方法,其中,该来源包含一装置之方块,及接收机包含同一装置之另一方块,具有装置内p通道拉升终接器。69.一种系统,包含:一控制滙流排,具有一主机端及一副机端;一第一基准滙流排,具有一主机端及一副机端;一第一基准发送机,连接至第一基准滙流排之主机端,用以发送一振荡基准于其上;一资料滙流排,具有一主机端及一副机端;一第二基准滙流排,具有一主机端及一副机端;一第二基准发送机,连接至第二基准滙流排之主机端,用以发送振荡基准于其上;一第三基准发送机,连接至第二基准滙流排之副机端,用以发送振荡基准于其上;一主装置,连接至控制滙流排之主机端,用以发送控制信号于控制滙流排上,连接至资料滙流排之主机端,用以发送第一资料信号连带控制信号于资料滙流排上,及用以回应控制信号,接收来自资料滙流排之第二资料信号,及连接至第二基准滙流排之主机端,用以接收及使用来自第三基准发送机之振荡基准,以侦测第二资料信号中之转变;及一副装置,连接至控制滙流排之副机端,用以接收来自主装置之控制信号,连接至第一基准滙流排之副机端,用以接收及使用来自第一基准发送机之振荡基准,以侦测控制信号中之转变,连接至资料滙流排之副机端,用以接收来自主装置之第一资料信号连带控制信号,及用以回应控制信号,发送第二资料信号至主装置,及连接至第二基准滙流排之副机端,用以接收及使用来自第二基准发送机之振荡基准,以侦测第一资料信号中之转变。70.如申请专利范围第69项所述之系统,其中,控制滙流排具有一第一负载,及资料滙流排具有一第二负载。71.如申请专利范围第70项所述之系统,其中,第一负载等于第二负载。72.如申请专利范围第70项所述之系统,其中,第一负载与第二负载不同。73.如申请专利范围第69项所述之系统,更包含一第二资料滙流排,用以载运第三资料信号连带控制信号。74.如申请专利范围第69项所述之系统,其中,控制滙流排、第一基准滙流排、资料滙流排、及第二基准滙流排各具有一端电阻在主机端内,及一端电阻在副机端外。75.如申请专利范围第69项所述之系统,更包含一第二副装置连接至控制滙流排,用以接收来自主装置之控制信号,连接至第一基准滙流排,用以接收来自第一基准发送机之振荡基准,连接至资料滙流排,用以接收来自主装置之一资料信号,及发送一资料信号至主装置,及连接至第二基准滙流排,用以接收来自第二基准发送机之振荡基准。76.如申请专利范围第75项所述之系统,更包含一时钟滙流排,连接第一副装置至第二副装置,转而至主装置;及一时钟源,用以产生一时钟信号于时钟滙流排上,俾能在主装置上实际同时接收来自第一及第二副装置之信号。77.一种方法,包括:使用主装置来发送控制信号经控制滙流排至第一副装置;发送用以侦测控制信号中之转变之第一振荡基准经第一基准滙流排至第一副装置;使用主装置发送与控制信号相关联之第一资料信号经第一资料滙流排至第一副装置;及发送用以侦测第一资料信号中之转变之第二振荡基准经第二基准滙流排至第一副装置。78.如申请专利范围第77项所述之方法,更包含施加第一负载于控制滙流排上,及施加第二负载于第一资料滙流排上。79.如申请专利范围第78项所述之方法,其中,第一负载等于第二负载。80.如申请专利范围第78项所述之方法,其中,第一负载与第二负载不同。81.如申请专利范围第77项所述之方法,更包含使用主装置来发送与控制信号相关联之第二资料信号经第二资料滙流排至第一副装置。82.如申请专利范围第77项所述之方法,更包含由一端电阻在一端内及在另一端外终接每一控制滙流排、第一基准滙流排、第一资料滙流排、及第二基准滙流排。83.如申请专利范围第77项所述之方法,更包括提供一第二副装置于主装置及第一副装置之间;提供一时钟滙流排自第一副装置至第二副装置,转而至主装置;及产生一时钟信号于时钟滙流排上,俾能在主装置上同时接收来自第一及第二副装置之信号。84.一种方法,包括:经由一控制滙流排接收来自一主装置之控制信号;经由一第一基准滙流排接收用以侦测控制信号中之转变之第一振荡基准;经由一第一资料滙流排接收来自主装置之第一资料信号连带控制信号;及经由一第二基准滙流排接收用以侦测第一资料信号中之转变之第二振荡基准。85.一种方法,包括:使用主装置来发送控制信号经控制滙流排至第一副装置;发送用以侦测控制信号中之转变之第一振荡基准经第一基准滙流排至第一副装置;使用主装置回应该控制信号,经由第一资料滙流排接收来自第一副装置之第一资料信号;及使用主装置经一第二基准滙流排接收来自第一副装置之用以侦测第一资料信号中之转变之第二振荡基准。86.如申请专利范围第85项所述之方法,更包含施加第一负载于控制滙流排上,及施加第二负载于第一资料滙流排上。87.如申请专利范围第86项所述之方法,其中,第一负载等于第二负载。88.如申请专利范围第86项所述之方法,其中,第一负载与第二负载不同。89.如申请专利范围第85项所述之方法,更包括回应控制信号,经由第二资料滙流排接收来自第一副装置之第二资料信号。90.如申请专利范围第85项所述之方法,更包含由一端电阻在一端内及在另一端外终接每一控制滙流排、第一基准滙流排、第一资料滙流排、及第二基准滙流排。91.如申请专利范围第85项所述之方法,更包括提供一第二副装置于主装置及第一副装置之间;提供一时钟滙流排自第一装置连接至第二副装置,转而至主装置;及产生一时钟信号于时钟滙流排上,俾能在主装置上实际同时接收来自第一及第二副装置之信号。92.一种方法,包括:经由控制滙流排接收来自主装置之控制信号;经由第一基准滙流排接收用以侦测控制信号中之转变之第一振荡基准;回应控制信号,经由资料滙流排发送资料信号至主装置;及经由第二基准滙流排发送用以侦测资料信号中之转变之第二振荡基准至主装置。93.一种系统,包含:一控制滙流排埠;一第一基准滙流排埠;一第一基准发送机,连接至第一基准滙流排埠,用以发送振荡基准;一第一资料滙流排埠;一第二基准滙流排埠;一第二基准发送机,连接至第二基准滙流排埠,用以发送振荡基准;及一主装置,连接至控制滙流排埠,用以发送控制信号至控制滙流排埠,连接至第一资料滙流排埠,用以发送第一资料信号连带控制信号至第一资料滙流排埠,并用以回应控制信号,接收来自第一资料滙流排埠之第二资料信号,及连接至第二基准滙流排埠,用以接收及使用来自第二基准滙流排埠之进来振荡基准,以侦测第二资料信号中之转变。94.如申请专利范围第93项所述之系统,其中,控制滙流排埠具有一第一负载,及资料滙流排埠具有一第二负载。95.如申请专利范围第94项所述之系统,其中,第一负载等于第二负载。96.如申请专利范围第94项所述之系统,其中,第一负载与第二负载不同。97.如申请专利范围第93项所述之系统,更包一第二资料滙流排埠连接至主装置,其中,主装置发送与控制信号相关联之第三资料信号至第二资料滙流排埠,并回应控制信号,接收来自第二资料滙流排埠之第四资料信号。98.如申请专利范围第93项所述之系统,其中,控制滙流排埠、第一基准滙流排埠、资料滙流排埠、及第二基准滙流排埠各具有一内部端电阻。99.如申请专利范围第93项所述之系统,更包含一副装置,连接至控制滙流排埠,用以接收来自主装置之控制信号,连接至第一基准滙流排埠,用以接收来自第一基准发送机之第一振荡基准,连接至第一资料滙流排埠,用以接收来自主装置之第一资料信号,并发送第二资料信号至主装置,及连接至第二基准滙流排埠,用以接收来自第二基准发送机之第二振荡基准。100.如申请专利范围第99项所述之系统,更包含一时钟滙流排埠,用以经由时钟滙流排埠接收来自副装置之时钟信号。101.一种系统,包含:一控制滙流排埠;一第一基准滙流排埠;一资料滙流排埠;一第二基准滙流排埠;一第一基准发送机,连接至第二基准滙流排埠,用以发送振荡基准至第二基准滙流排埠;及一第一副装置,连接至控制滙流排埠,用以接收来自控制滙流排埠之控制信号,连接至第一基准滙流排埠,用以接收及使用来自第一基准滙流排埠之振荡基准,以侦测控制信号中之转变,连接至资料滙流排埠,用以接收来自资料资料滙流排埠之第一资料信号连带控制信号,及用以回应控制信号,发送第二资料信号至资料滙流排埠,及连接至第二基准滙流排埠,用以接收及使用来自第二基准滙流排埠之振荡基准,以侦测资料信号中之转变。102.如申请专利范围第101项所述之系统,其中,控制滙流排埠具有一第一负载,及资料滙流排埠具有一第二负载。103.如申请专利范围第102项所述之系统,其中,第一负载等于第二负载。104.如申请专利范围第102项所述之系统,其中,第一负载与第二负载不同。105.如申请专利范围第101项所述之系统,更包含一第二资料滙流排埠连接至第一副装置,用以接收与控制信号相关联之第三资料信号,并回应控制信号,用以发送一第四资料信号。106.如申请专利范围第101项所述之系统,其中,控制滙流排埠、第一基准滙流排埠、资料滙流排埠、及第二基准滙流排埠各具有一外部端电阻。107.如申请专利范围第101项所述之系统,更包含一时钟滙流排埠;及一时钟源,用以产生一时钟信号自时钟滙流排埠至主装置。108.一种系统,包含:发送装置,用以发送控制信号经控制滙流排至第一副装置;发送装置,用以发送第一振荡基准经第一基准滙流排至第一副装置,用以侦测控制信号中之转变;发送装置,用以发送与控制信号相关联之第一资料信号经第一资料滙流排至第一副装置;及发送装置,用以发送第二振荡基准经第二基准滙流排至第一副装置,用以侦测第一资料信号中之转变。109.一种系统,包含:接收装置,用以经由控制滙流排接收来自主装置之控制信号;接收装置,用以经由第一基准滙流排接收第一振荡基准,用以侦测控制信号中之转变;接收装置,用以经由第一资料滙流排接收与控制信号相关联之第一资料信号;及接收装置,用以经由第二基准滙流排接收第二振荡基准,用以侦测第一资料信号之转变。110.一种系统,包含:发送装置,用以发送控制信号经控制滙流排至第一副装置;发送装置,用以发送第一振荡基准经第一基准滙流排至第一副装置,用以侦测控制信号中之转变;接收装置,用以回应控制信号,经由第一资料滙流排接收来自第一副装置之第一资料信号;及接收装置,用以经由第二基准滙流排接收来自第一副装置之第二振荡基准,用以侦测第一资料信号中之转变。111.一种系统,包含:接收装置,用以经由控制滙流排接收来自主装置之控制信号;接收装置,用以经由第一基准滙流排接收第一振荡基准,用以侦测控制信号中之转变;发送装置,用以回应控制信号,发送资料信号经资料滙流排至主装置;及发送装置,用以发送第二振荡基准经第二基准滙流排至主装置,用以侦测资料信号中之转变。图式简单说明:第一图A为方块图,显示先行技艺之RAMBUS基础之接收机。第一图B为时间图,显示第一图A先行技艺接收机之信号位准。第一图C为概要图,显示另一先技艺RAMBUS基础之接收机。第一图D为时间图,显示第一图C先行技艺接收机之作用。第二图A为透视方块图,显示具有本发明之一主及副装置之系统。第二图B为方块图,显示具有传输线之第二图A系统,终端具有阻抗匹配电阻器。第三图A为时间图,显示差基准信号SSVTR及/SSVTR与信号方向时间之关系。第三图B为时间图,显示SSVTR及/SSVTR与单端信号之关系。第四图为高层概要图,显示单端信号接收机。第五图为流程图,显示自发送机横过传输线至接收机之信号通信方法。第六图A为概要图,显示所有信号用之慢接通及慢关断驱动器。第六图B为概要图,显示具有可调整信号转换率及信号间偏斜之驱动器。第七图A为概要图,显示第一实施例之第四图单端信号接收机。第七图B为概要图,显示第二实施例之第四图单端信号接收机。第七图C为概要图,显示第三实施例之第四图单端信号接收机。第七图D为概要图,显示第四实施例之第四图单端信号接收机。第八图A为概要图,显示第四图之SSVTR至/SSVTR比较器之电路详细。第八图B为概要图,显示第四图之SSVTR至/SSVTR比较器之电路详细。第九图为概要图,显示接收机,具有可个别调整之延迟,用以消除转变期间中之偏斜。第十图显示信号波形及其间之偏斜。第十一图为第二图系统之硬线布置之透视图。第十二图A为方块图,显示本发明之点至点系统。第十二图B为方块图,显示第十二图A之点至点连接,在积体电路内具有阻抗匹配接地闸极P通道装置。第十三图A为透视方块图,显示一单积体电路上之一单向发信系统及一双向发信系统。第十三图B为透视方块图,显示一单积体电路上之四发信系统。第十四图A显示一先行技艺之固定电压基准,其値在逻辑高电压位准及逻辑低位准之中点附近。第十四图B显示互补基准,此具有与任一信号相同之电压摆幅。第十五图A显示一差动放大器,此放大资料信号及基准间之差。第十五图B为方块图,显示驾驶逻辑电路。第十六图为电路图,显示单端信号接收机,具有差动放大器由电源关下或接收机激发信号启闭,用以当接收机不用时关断接收机之电源。第十七图为概要图,显示需要自读出至写入或反向之快速滙流排回转之应用中之信号转变时间。第十八图为方块图,显示点至点系统。第十九图显示一系统,具有多条滙流排,其中同时接收信号。第二十图为方块图,显示具有三滙流排用以达成较高频带宽之系统。第二十一图显示DRDRAN之先行技艺系统,此使用具有二节段之一时钟线。
地址 美国