发明名称 石英振荡电路及石英振荡用积体电路装置
摘要 本发明的课题系为于石英振荡电路进行削减流到石英振荡子的电流。其解决手段:在以CMOS反相器2的输出端子及容量元件Cd及以电源端子VDD所形成的路径上设置电阻 Rd、Rg;在以CMOS反相器2的输入端子及容量元件Cg以及电源端子VDD所形成的路径上设置电阻Rd、Rg而削减流到石英振动子的电流;特别是由于将电阻 Rd、Rg之值的总和设为10Ω~320Ω的范围,因而减少石英电流并且得到必要的负性电阻。
申请公布号 TW474061 申请公布日期 2002.01.21
申请号 TW088100033 申请日期 1999.01.04
申请人 精密电路股份有限公司 发明人 长谷川荣一;大塚晴彦
分类号 H03B5/00 主分类号 H03B5/00
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼
主权项 1.一种石英振荡电路,系为具备:CMOS反相器,及被连接在上述CMOS反相器的输入出端子间之石英振荡子;及被连接在上述CMOS反相器的输入出端子间之返馈电阻;及被设置在上述CMOS反相器的输入端子与上述石英振荡子的第1连接点,与特定电位的电源端子之间之第1容量元件;及被设置在上述CMOS反相器的输出端子与上述石英振荡子的第2连接点,与上述特定电位的电源端子之间之第2容量元件;以及被设置在上述第1连接点与第1容量元件之间,上述第2连接点与第2容量元件之间,上述第1容量元件与上述电源端子之间,上述第2容量元件与上述电源端子之间的其中1处或是复数处之电阻;其特征为上述电阻的电阻値总和在30至320为止的范围。2.一种石英振荡用积体电路装置,系为具备:CMOS反相器:及为了将石英振荡子连接在上述CMOS反相器的输入出端子间之端子;及被连接在上述CMOS反相器的输入出端子间之返馈电阻;及被设置在上述CMOS反相器的输入端子与上述石英振荡子的第1连接点,与特定电位的电源端子之间之第1容量元件;及被设置在上述CMOS反相器的输出端子与上述石英振荡子的第2连接点与上述特定电位的电源端子之间之第2容量元件;以及被设置在上述第1连接点与第2容量元件之间,上述第2连接点与第2容量元件之间,上述第1容量元件与上述电源端子之间,上述第2容量元件与上述电源端子之间的其中1处或是复数处之电阻;其特征为:上述电阻的电阻値总和在30至320的范围。图式简单说明:第l图系为说明本发明一实施例的石英振荡电路之构成说明图。第2图系为用以说明第1图的要部之说明图。第3图系为用以说明一实施例石英振荡电路的特性之说明图。第4图系为用以说明一实施例石英振荡电路的特性之说明图。第5图系为用以说明一实施例石英振荡电路的特性之说明图。第6图系为用以说明其他实施例石英振荡电路的特性之说明图。第7图系为用以说明其他实施例石英振荡电路的特性之说明图。第8图系为用以说明其他实施例石英振荡电路的特性之说明图。第9图系为用以说明另外的其他实施例石英振荡电路的构成之说明图。第10图系为用以说明过去石英振荡电路的构成之说明图。第11图系为用以说明过去石英振荡电路的构成之说明图。
地址 日本