发明名称 PHASE COMPARATOR
摘要 <p>임의의 듀티비를 갖는 클럭에 대해서 위상 비교를 가능하게 한다. 1단째 플립플롭(21)의 출력을 2단째 플립플롭(22)의 D 입력에 접속하고, 2단째 플립플롭(22)의 반전 출력을 3단째 플립플롭(23)의 D 입력에 접속한다. 플립플롭(21)의 D 입력에 기준 클럭 BCK를 입력하고, 각 플립플롭(21 ∼ 23)의 T 입력에 발진 클럭 OCK를 입력한다. 기준 클럭 BCK와 플립플롭(21)의 출력 신호 Q1과의 배타적 논리합을 제1 비교 출력 PDU로 하고, 플립플롭(22)의 출력 신호 Q2와 플립플롭(23)의 출력 신호 Q3와의 논리곱을 제2 비교 출력 PDD로 한다.</p>
申请公布号 KR19990072534(A) 申请公布日期 1999.09.27
申请号 KR19990004540 申请日期 1999.02.09
申请人 null, null 发明人 나가오후미아끼;사까이유지
分类号 H03K5/26;H03D13/00;H03L7/089 主分类号 H03K5/26
代理机构 代理人
主权项
地址