发明名称 CACHE COHERENCY PROTOCOL WITH INDEPENDENT IMPLEMENTATION OF OPTIMIZED CACHE OPERATIONS
摘要 <p>본 발명은 최적화된 캐시 동작을 독립적으로 구현하는 캐시 일관성 프로토콜에 관한 것이다. 캐시 일관성 프로토콜은 "태그된(Tagged)" 일관성 상태를 사용하여 수정된 값을 시스템 메모리로 기록할 책임을 추적하고, 상기 수정된 값을 즉시 시스템 메모리로 기록하지 않고서도 그 값의 개입을 허용함으로써 메모리 대역폭(bandwidth)을 증가시킨다. 상기 태그된 상태는 수정된 값을 가장 최근에 로드한 캐시 라인에 할당되는 경우 상기 캐시 사이를 수평적으로 이주할 수 있다. 상기 태그된 상태에 관련된 히스토리 상태(history state)가 추가적으로 사용될 수 있다. 본 발명은 또한 프로세스 유닛 클러스터를 갖는 멀티프로세서 컴퓨터 시스템에 적용되어, 상기 "T" 상태가 개별 프로세스 유닛 클러스터를 지원하는 각 캐시 그룹의 하나의 캐시 라인에 사용되도록 할 수 있다. 우선권이 상기 태그된 상태를 포함하는 다른 캐시 상태에 부여되어 대응 메모리 블록에 액세스한다. (요구에 응답하기 위한) 태그된 개입 응답은 모두 크로스-바를 사용하여 상기 개입 응답에 영향받을 수 있는 선택된 캐시에만 전달될 수 있다. 상기 태그된 프로토콜은 기존 및 새로운 캐시 일관성 프로토콜과 결합될 수 있다. 본 발명은 또한 상기 태그된 상태를 사용하여 캐시 동작을 독립적으로 최적화(independent optimization)시킬 수 있다.</p>
申请公布号 KR19990072598(A) 申请公布日期 1999.09.27
申请号 KR19990004882 申请日期 1999.02.11
申请人 null, null 发明人 아리밀리라비쿠마;도드슨존스티븐;루이스제리돈
分类号 G06F12/08 主分类号 G06F12/08
代理机构 代理人
主权项
地址