发明名称 模组合成装置与模组合成方法
摘要 本发明提供资料路径电路之模组合成装置,可细致地将布置模组之形状最佳化,而且与上游设计之联合变得容易。为达成上述目的,功能阶层处理部11将资料路径图1变换为逻辑电路资料2,逻辑阶层处理部12在逻辑电路资料2上特别指定单元。合成处理部13依照单元特性推定部32所求得以延迟参数化之形状函数,合成资料路径电路之布置模组3,而且求以延迟参数化之布置模组之形状函数4。因使用以延迟参数化之单元之形状函数,可高精度地将布置模组之形状最佳化,而且藉着产生形状函数4,和上游设计之联合变得容易。
申请公布号 TW368748 申请公布日期 1999.09.01
申请号 TW087105523 申请日期 1998.04.09
申请人 松下电器产业股份有限公司 发明人 福井正博
分类号 G06F15/60;H01L27/04 主分类号 G06F15/60
代理机构 代理人 周良谋 新竹巿东大路一段一一八号十楼
主权项 1.一种模组合成装置,系关于将资料路径电路之布 置模组 合成之模组合成装置,其特征在于包括:逻辑阶层 处理部 ,资料路径电路依据以逻辑阶层表达之逻辑电路资 料,在 该资料路径电路特别指定单元;单元特性推定部, 对于已 知电晶体阶层之电路构造之单元,求以延迟参数化 之形状 函数;以及合成处理部,对于该逻辑阶层处理部所 特别指 定之各单元,各自设定电晶体阶层之电路构造,供 给该单 元特性推定部,依据该单元特性推定部所求得之以 延迟参 数化之各单元之形状函数合成布置模组。2.如申 请专利范围第1项之模组合成装置,其特征在于该 合成处理部系除了合成布置模组以外,或替代合成 ,求以 延迟参数化之布置模组之形状函数。3.如申请专 利范围第1项之模组合成装置,其特征在于具 有功能阶层处理部,藉着对各功能指定逻辑电路, 将资料 路径电路变换为逻辑电路资料;该逻辑阶层处理部 输入该 功能阶层处理部所变换的逻辑电路资料。4.如申 请专利范围第1项之模组合成装置,其特征在于该 逻辑阶层处理部具有逻辑电路图显示修正部,显示 该模组 推定资料,而且按照由该模组合成装置之外部输入 之指示 修正各单元在表示所显示逻辑电路资料之资料路 径电路之 范围。5.如申请专利范围第1项之模组合成装置,其 特征在于该 单元特性推定部包括:依照单元之电晶体阶层之电 路构造 如满足对该单元之一种延迟要求般求各电晶体之 闸极宽度 之装置;将构成该单元之电晶体以串接之电晶体间 共有扩 散区域方式群组化之装置;对于各电晶体群求表示 依据折 回形态变化之形状之形状函数后,依照由该形状函 数所得 到之各电晶体群之高度之候补,求单元高度候补之 装置; 以及对于各单元高度候补各自藉着自电晶体之面 积和依照 预测配线长度之配线面积之和减去因扩散共有所 减少之面 积,推定单元面积,而且藉着将所推定之单元面积 除以该 单元高度候补,求和该单元高度候补对应之单元宽 度之装 置;依据各单元高度候补和与其对应之单元宽度之 组合求 对于该种延迟要求之该单元之形状函数。6.一种 模组合成装置,系关于将资料路径电路之布置模组 合成之模组合成装置,其特征在于包括:资料路径 图显示 修正部,显示资料路径图,而且按照由该模组合成 装置之 外部输入之指示修正暂存器在该资料路径电路之 配置;功 能特性推定部,推定该资料路径图之各功能之延迟 ;以及 功能特性显示部,显示该功能特性推定部所推定之 各功能 之延迟。7.如申请专利范围第6项之模组合成装置, 其特征在于该 功能特性显示部就各时槽集中显示各功能之延迟, 而且以 时槽之处理时间显示就各时槽所求得各功能之延 迟之和, 还将处理时间最大之时槽作为决定时计周期之时 槽显示。8.如申请专利范围第6项之模组合成装置, 其特征在于该 功能特性推定部包括:求各功能之功能之固有延迟 及输出 段驱动能力之装置;推定该各功能之控制所需之信 号之延 迟时间之装置;推定该各功能间之假想配线之装置 ;以及 藉着求该种功能之固有延迟和该种功能之控制所 需之信号 之延迟时间及以该种功能之输出段驱动能力驱动 各功能间 之假想配线之中该种功能之输出段所驱动配线时 之配线延 迟之和而求一种功能之延迟之装置。9.一种模组 合成方法,系关于将资料路径电路之布置模组 合成之模组合成方法,其特征在于包括:藉着对各 功能指 定逻辑电路将资料路径图变换成以逻辑阶层表达 了资料路 径电路之模组推定资料之步骤;依照该模组推定资 料指定 在该资料路径电路之单元之步骤;对于所特别指定 之各单 元求以延迟参数化之形状函数之步骤;以及依据布 置模组 之平面布置和以延迟参数化之布置模组之形状函 数将布置 模组合成之步骤。10.如申请专利范围第9项之模组 合成方法,其特征在于除 了将布置模组合成之方法以外或替代合成,具有求 以延迟 参数化之布置模组之形状函数之步骤。图式简单 说明:第 一图系表示本发明之实施例1之模组合成装置之构 造之方 块图。第二图系资料路径图之一例,系资料路径图 显示修 正部11a所显示画面之一例。第三图系和第二图所 示资料 路径图对应之功能特性显示部21所显示画面之一 例。第四 图系以逻辑阶层表达资料路径电路之逻辑电路图 之一例, 系逻辑电路图显示修正部12a所显示画面之一例。 第五图 系布置显示修正部13a所显示画面之一例。第六图 系逻辑 电路程式库51之资料之画面显示例,系表示对于加 法器之 面积、延迟及耗电力之资料之图。第七图系电晶 体电路程 式库52之资料之画面显示例,系表示对于反相器之 电晶体 电路之图。第八图系表示利用单元特性推定部32 所求得单 元之形状函数之一例之图。第九图系表示构成单 元之电晶 体电路之一例之图。第十图(a)-(e)系表示改变了折 回之 形态时第九图所示电晶体群G1之形状变化之图。 第十一图 系表示第九图所示电晶体群G1之形状函数之图。 第十二图 系用以说明假想配线长度之图。第十三图系用以 说明电路 分组处理方法之图,(a)系表示1位元之网表所含电 路之图 ,(b)系表示对于(a)指定对于单元之电路元件之例子 之图 。第十四图系表示用以表示模组推定资料,即布置 模组之 高度和宽度之关系之形状函数之一例之图。第十 五图系表 示本实施例之模组合成处理之流程之流程图。第 十六图系 表示求模组之形状函数之方法之图,(a)系表示单元 A之形 状函数之图,(b)系表示单元B之形状函数之图,(c)系 表 示包围在垂直方向相邻之单元A、B之矩形之形状 函数之图 。
地址 日本