发明名称 INTEGRATED LOGIC CIRCUIT WITH PARTIAL SCAN PATH CIRCUIT AND PARTIAL SCAN PATH DESIGN METHOD FOR SAME
摘要
申请公布号 KR100214239(B1) 申请公布日期 1999.08.02
申请号 KR19950034159 申请日期 1995.10.05
申请人 NIPPON ELECTRIC K.K. 发明人 NAKAMURA, YOSHIYUKI
分类号 G01R31/28;G01R31/3185;G06F11/22;G06F17/50;(IPC1-7):G06F11/22;G06F7/00 主分类号 G01R31/28
代理机构 代理人
主权项
地址