发明名称 LAYOUT DESIGNING METHOD OF SEMICONDUCTOR DEVICE AND SEMICONDUCTOR DEVICE
摘要
申请公布号 JPH11145296(A) 申请公布日期 1999.05.28
申请号 JP19970306048 申请日期 1997.11.07
申请人 TOSHIBA MICROELECTRONICS CORP;TOSHIBA CORP 发明人 SUSA SATOKO
分类号 H01L21/82;(IPC1-7):H01L21/82 主分类号 H01L21/82
代理机构 代理人
主权项
地址