发明名称 多种鲍率与多种组态之半双工式序列讯号控制方法与装置
摘要 本发明系揭露一种「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,系包含有RS一232界面电路、 RS-485界面电路、电源电路、保护电路及逻辑控制电路等,其中RS-485界面电路之收/送控制讯号线(DIR)利用一种全新的控制方法,使得在二线式RS-485网路之下,各个可程式逻辑控制器(PLC)之间也可以使用不同鲍率与不同组态的RS-232序列讯号,亦即可应用于各种不同厂牌、不同速度之可程式逻辑控制器(PLC),达到电脑(PC)与其他设备间连线网路之控制者,此点系其他二线式网路所不能及之处,亦为现阶段技术上所无法突破的瓶颈,是为本发明的最大特点。本发明之装置中包含有RS-232与二线式RS-485之讯号转换器及RS-485讯号重复器,其中该讯号转换器系用以将各个PLC之RS-232界面讯号转换成RS-485界面讯号,然后将这些RS-485的讯号全部连结在一起成为二线式RS-485网路,最后再将RS-485讯号转换成RS-232讯号与电脑(PC)相连,因此可以用一部PC而与多部不同厂牌、不同速度之 PLC相连;且当PLC彼此之间的距离相距太远时,本发明之二线式RS-485对二线式RS-485讯号重复器更可以将RS-485之网路延长、讯号提升,达到远距离的网路传输连线系统者。
申请公布号 TW358275 申请公布日期 1999.05.11
申请号 TW086110451 申请日期 1997.07.20
申请人 泓格科技股份有限公司 发明人 王礼民
分类号 H04L12/66 主分类号 H04L12/66
代理机构 代理人
主权项 1.一种「多种鲍率与多种组态之半双工式序列讯号控制方法」,系运用于电脑与其他设备间之连线网路之控制者,其至少包含有RS-232界面电路、RS-485界面电路、电源电路、保护电路及逻辑控制电路;其中该RS-485界面电路之收/送讯号控制线(DIR)之控制方法为:传送起始规则:于起始状态时,收/送控制讯号线(DIR)之时序为LOW的状态;传送LOW之规则:当为传送LOW的讯号时,即资料T1之时序由HIGH的状态转换为LOW的状态时,则收/送讯号控制线(DIR)之时序立刻由LOW的状态转换为HIGH的状态;传送HIGH之规则:当为传送HIGH的讯号时,即资料T1之时序由LOW的状态转换为HIGH的状态时,则收/送讯号控制线(DIR)之时序在延长t时间之后,再由HIGH的状态转换为LOW的状态;接收之规则:收/送控制讯号线(DIR)维持在LOW的状态;藉由上述的控制方法,使得在二线式RS-485网路之下,各个设备之间也可以使用不同鲍率与不同组态的RS-232序列讯号,亦即可应用于各种不同厂牌、不同速度之仪器、设备,达到电脑与其他设备间连线网路之控制者。2.如申请专利范围第1项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法」,其中该t时间之最小値需大于或等于该RS-4855界面电路之tPLH値。3.如申请专利范围第1或2项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法」,其中该t时间之最大値可为s+p,s为结束位元长度,p为连线设备之反应时间。4.一种「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该讯号转换器包含有:一电源电路,系用以将外界所提供之电源转换成硬体设备所需之电源;二保护电路,系各自连接外部RS-232界面与RS-232/TTL界面电路,以及TTL/RS-485界面电路与外部RS-485界面电路;一RS-232/TTL界面电路,系分别与保护电路、控制逻辑电路及TTL/RS-485界面电路相连接,用以将收到之RS-232界面讯号转换为TTL界面讯号;一TTL/RS-485界面电路,系分别与RS-232/TTL界面电路、控制逻辑电路及保护电路相连接,用以将TTL界面讯号转换为RS-485界面讯号,且该TTL/RS-485界面电路包含有一收/送讯号控制线(DIR5);一控制逻辑电路,系分别与RS-232/TTL界面电路及TTL/RS-485界面电路相连接,做为电路之控制,并根据界面讯号T2所送来之信号,控制收/送讯号控制线(DIR5)动作;其中该「收/送讯号控制线(DIR5)」之控制方法为:传送起始规则:于起始状态时,收/送控制讯号线(DIR5)之时序为LOW的状态;传送LOW之规则:当为传送LOW的讯号时,资料T1之时序由HIGH的状态转换为LOW的状态时,此时收/送讯号控制线(DIR5)之时序立刻由LOW的状态转换为HIGH的状态;传送HIGH之规则:当为传送HIGH的讯号时,资料T1之时序由LOW的状态转换为HIGH的状态时,而此时收/送讯号控制线(DIR5)之时序在延长t时间之后,再由HIGH的状态转换为LOW的状态;接收之规则:收/送控制讯号线(DIR5)维持在LOW的状态;藉由上述组合,用以转换各个外部RS-232界面与RS-485界面间之界面间之界面讯号,并能运用于不同鲍率与不同组态之设备间连线网路控制系统者。5.如申请专利范围第4项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该t时间之最小値需大于或等于该RS-485界面电路之t PLH値。6.如申请专利范围第4或5项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该t时间之最大値可为s+p,s为结束位元长度,p为连线设备之反应时间。7.一种「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该讯号重复器包含有:一电源电路,系用以将外界所提供之电源转换成硬体设备所需之电源;二保护电路,系各自连接外部RS-485界面与RS-485/TTL界面电路,以及TTL/RS-485界面电路与外部RS-485界面电路;一RS-485/TTL界面电路,系分别与保护电路、控制逻辑电路及TTL/RS-485界面电路相连接,用以将收到之RS-485界面讯号转换为TTL界面讯号;且该TTL/RS-485界面电路包含一收/送讯号控制线(DIR6);一TTL/RS-485界面电路,系分别与RS-485/TTL界面电路、控制逻辑电路及保护电路相连接,用以将TTL界面讯号转换为RS-485界面讯号,且该TTL/RS-485界面电路包含有一收/送讯号控制线(DIR7);二控制逻辑电路,系分别与RS-485/TTL界面电路及TTL/RS-485界面电路相连接,做为电路之控制,并根据界面讯号R所送来之信号控制收/送讯号控制线(DIR6)动作;以及根据界面讯号T所送来之信号,控制收/送讯号控制线(DIR7)动作;其中该「收/送讯号控制线(DIR6)」之控制方法为:传送起始规则:于起始状态时,收/送控制讯号线(DIR6)之时序为LOW的状态;传送LOW之规则:当传送的讯号(D2+.D2-)之时序由HIGH的状态转换为LOW的状态时,则收/送控制讯号线(DIR6)之时序立刻由LOW的状态转换为HIGH的状态;传送HIGH之规则:当传送的讯号(D2+.D2-)之时序由LOW的状态转换为HIGH的状态时,则收/送控制讯号线(DIR6)之时序在延长t时间之后,再由HIGH的状态转换为LOW的状态;接收之规则:收/送控制讯号线(DIR6)维持在LOW的状态;其中该「收/送讯号控制线(DIR7)」之控制方法为:传送起始规则:于起始状态时,收/送控制讯号线(DIR7)之时序为LOW的状态;传送LOW之规则:当传送的讯号(D1+.D1-)之时序由HIGH的状态转换为LOW的状态时,则收/送控制讯号线(DIR7)之时序立刻由LOW的状态转换为HIGH的状态;传送HIGH之规则:当传送的讯号(D1+.D1-)之时序由LOW的状态转换为HIGH的状态时,则收/送控制讯号线(DIR7)之时序在延长t时间之后,再由HIGH的状态转换为LOW的状态;接收之规则:收/送控制讯号线(DIR7)维持在LOW的状态;藉由上述组合,用以将外部RS-485界面讯号延续,并能运用于不同鲍率与不同组态之设备间连线网路控制系统者。8.如申请专利范围第7项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该t时间之最小値需大于或等于该RS-485界面电路之t PLH値。9.如申请专利范围第7或8项所述之「多种鲍率与多种组态之半双工式序列讯号控制方法与装置」,其中该t时间之最大値可为s+p,s为结束位元长度,p为连线设备之反应时间。图式简单说明:第一图为以多埠RS-232卡连结多部可程式逻辑控制器之示意图第二图为以四线式RS-485连结多部可程式逻辑控制器之示意图第三图为以二线式RS-485连结多部可程式逻辑控制器之示意图第四图为RS-485界面电路简化图第五图为传统PC与PLC间之连线方块图与相关讯号时序图第六图为本发明之转换器方块图与相关讯号时序图第七图为传统的RS-485界面IC之时序图第八图为本发明之重复器方块图与相关讯号时序图第九图中A图为本发明之转换器之隔离型方块图第九图中B图为本发明之重复器之隔离型方块图第十图为传统的RS-485界面IC之规格图
地址 新竹巿东美路九十一巷三十六号