发明名称 在便携式电子装置的动态存储器中保留数据的电路和方法
摘要 当从复位单元接收到的一个外部复位信号时,将其与内部时钟相同步以生成内部复位信号,将该信号加到CPU和电路中的其它模块以将它们复位。在将内部复位信号加到CPU的同时,提高由DRAM控制器所生成的用于刷新DRAM中数据的刷新信号的速率。然后,当使外部复位信号无效时,生成一个延迟的复位信号并将其加到DRAM控制器以将其复位。已经被复位的CPU能够很快重新配置DRAM控制器,使它刷新DRAM从而能保持DRAM中的数据。
申请公布号 CN1215865A 申请公布日期 1999.05.05
申请号 CN98123467.4 申请日期 1998.10.27
申请人 摩托罗拉公司 发明人 拉尔福·斯诺登;温迪·里德;格林·詹姆斯·泽尼;关伟坚;朱安琪;姚庆良
分类号 G06F12/00 主分类号 G06F12/00
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 付建军
主权项 1.一个电路,用于在复位期间保持动态随机存取存储器中的数据,该电路包括:一个复位控制器具有:一个复位输入用以接收一个外部复位信号,一个第一输出用以提供一个内部复位信号以响应外部复位信号的接收,和一个第二输出用以提供延迟的复位信号以响应外部复位信号的接收但是与内部复位信号相延迟;一个中央处理单元(CPU)具有:一个与复位控制器的第一输出相耦合的输入;一个DRAM控制器具有:一个与复位控制器的第二输出相耦合的第一输入,一个与CPU的一个输出相耦合的第二输入,和一个与DRAM相耦合的输出,用以向DRAM提供一个定期的刷新信号以阻止存储在其中的数据被丢失;其中仅仅在外部复位信号已经结束的时候才生成延迟的复位信号,这样在从复位控制器中接收内部复位信号时复位CPU,但是DRAM控制器继续生成刷新信号以刷新DRAM直到接收到延迟的复位信号,其中复位DRAM控制器然后由CPU将其重新配置,以使它能够再次开始生成刷新信号。
地址 美国伊利诺斯