发明名称 输出缓冲开关电路
摘要 一个用于产生输出数字信号的输出缓冲开关电路包括一个用于驱动一个负载一条低阻抗的传输线(9)的缓冲放大器段和一个用于向缓冲放大器段(12)提供功率的供电装置段(11)。供电装置段(11)包括一对用于连接一个电压源的输入接头(1、2)和一对与放大器段(12)相连的输出接头(3、4),用于暂时存储能量的电抗装置和开关装置,这些开关装置适合于规定一个充电阶段和一个放电阶段,在充电阶段中,能量从电压源被充入电抗装置中,在放电阶段中,存储在电抗装置中的能量的至少一部分被放入输出接头(3、4)中。
申请公布号 CN1214157A 申请公布日期 1999.04.14
申请号 CN96180220.0 申请日期 1996.12.23
申请人 艾利森电话股份有限公司 发明人 M·赫德贝里
分类号 H03K19/00;H03K19/0175 主分类号 H03K19/00
代理机构 中国专利代理(香港)有限公司 代理人 马铁良;王忠忠
主权项 1.用于输出数字信号的输出缓冲开关电路,包括:-一个用于驱动一个负载的缓冲放大器段(12)和一个用于向缓冲放大器段(12)提供功率的供电装置段(11),-其中,供电装置段(11)包括:--一对用于连接一个电压源(Vcc)的输入接头(1、2)和一对与放大器段(12)相连的输出接头(3、4),--用于暂时存储能量的电抗装置(L)--适合于规定一个充电阶段(A)和一个放电阶段(B)的开关装置(SW),在充电阶段(A)中,能量从电压源(Vcc)被充入电抗装置(L)中,在放电阶段(B)中,存储在电抗装置(L)中的能量的至少一部分被放入输出接头(3、4)中。
地址 瑞典斯德哥尔摩