发明名称 DIGITAL PLL CIRCUIT WITH INCREASED TIME RESOLUTION
摘要 Die digitale PLL-Schaltung (2) besteht aus einem Phasendetektor (4), der ein externes Synchronisationssignal (Hin) und ein erstes Rückkoppelsignal empfängt und ein Phasendifferenzsignal ausgibt, dessen Wert ein Mass für die Phasendifferenz zwischen dem Synchronisationssignal (Hin) und dem ersten Rückkoppelsignal ist, einem dem Phasendektor (4) nachgeschalteten DTO (20), welcher nach Massgabe des Phasendifferenzsignals ein n-Bit breites digitales Ausgangssignal ausgibt, einer Rückkopplungseinrichtung, durch welche das Ausgangssignal des DTO (20) als erstes Rückkopplungssignal dem Phasendetektor (4) zugeführt wird, und einer an den Ausgang des DTO (20) geschalteten Dekodierungseinrichtung (14) mit einem Ausgang (16) für ein Korrektursignal, welches ein Mass für die Phasenlage zwischen zwei Abtastwerten darstellt und von wenigstens einer Teilmenge m der Bits des zweiten Rückkoppelsignals abgeleitet ist. Die digitale PLL-Schaltung wird insbesondere verwendet zur Regenerierung der Horizontalsynchronisation in Fernsehgeräten, bei Verwendung des Pixeltakts.
申请公布号 WO9913579(A1) 申请公布日期 1999.03.18
申请号 WO1998DE02149 申请日期 1998.07.29
申请人 SIEMENS AKTIENGESELLSCHAFT;ENGLERT, ULRICH;BEINTKEN, HARTMUT;ABLER, MICHAEL 发明人 ENGLERT, ULRICH;BEINTKEN, HARTMUT;ABLER, MICHAEL
分类号 H03L7/081;H03L7/099;H04N5/12;(IPC1-7):H03L7/099 主分类号 H03L7/081
代理机构 代理人
主权项
地址