摘要 |
<p>Die digitale PLL-Schaltung (2) besteht aus einem Phasendetektor (4), der ein externes Synchronisationssignal (Hin) und ein erstes Rückkoppelsignal empfängt und ein Phasendifferenzsignal ausgibt, dessen Wert ein Mass für die Phasendifferenz zwischen dem Synchronisationssignal (Hin) und dem ersten Rückkoppelsignal ist, einem dem Phasendektor (4) nachgeschalteten DTO (20), welcher nach Massgabe des Phasendifferenzsignals ein n-Bit breites digitales Ausgangssignal ausgibt, einer Rückkopplungseinrichtung, durch welche das Ausgangssignal des DTO (20) als erstes Rückkopplungssignal dem Phasendetektor (4) zugeführt wird, und einer an den Ausgang des DTO (20) geschalteten Dekodierungseinrichtung (14) mit einem Ausgang (16) für ein Korrektursignal, welches ein Mass für die Phasenlage zwischen zwei Abtastwerten darstellt und von wenigstens einer Teilmenge m der Bits des zweiten Rückkoppelsignals abgeleitet ist. Die digitale PLL-Schaltung wird insbesondere verwendet zur Regenerierung der Horizontalsynchronisation in Fernsehgeräten, bei Verwendung des Pixeltakts.</p> |