摘要 |
Eine Schaltung zum Erzeugen eines Signals (OUT) mit einstellbarer Frequenz enthält einen Referenzoszillator (18) zum Erzeugen eines Referenzsignals (REF), eine Vergleichssignaleinrichtung (10) mit einem Addierwerteingang (12) und einem Takteingang (14) zum Erzeugen eines digitalen Vergleichssignals (CMP), dessen Frequenz von einem am Addierwerteingang (12) anliegenden Addierwertsignal (ADD) sowie von einem am Takteingang (14) anliegenden Taktsignal (CLK) abhängt, einen Phasenvergleicher (20) zum Erzeugen eines Abstimmsignals (TUNE) in Abhängigkeit von dem Ergebnis eines Vergleichs der Phase des Referenzsignals (REF) mit der Phase des Vergleichssignals (CMP), und einen in Abhängigkeit von dem Abstimmsignal (TUNE) gesteuerten Oszillator (24) zum Erzeugen des Ausgangssignals (OUT) sowie eines Oszillatorsignals (OSC), aus dem das am Takteingang (14) der Vergleichssignaleinrichtung (10) anliegende Taktsignal (CLK) ableitbar ist. Eine Ausgleichseinrichtung (40) ist vorgesehen, die das Vergleichssignal (CMP) in Abhängigkeit von dem aktuellen Zählerstand eines in der Vergleichssignaleinrichtung (10) vorhandenen Akkumulators (30) sowie von mindestens einem Fehlerwert mindestens einer früheren Periode oder Halbwelle des Vergleichssignals bestimmt. Die Ausgleichseinrichtung (40) weist eine steuerbare Verzögerungseinrichtung (46) auf, die z.B. durch eine Zufallseinrichtung (48) oder in Abhängigkeit von den Quantisierungsfehlern bisheriger Zyklen oder Wechsel des Vergleichssignals (CMP) gesteuert wird. Durch die erfindungsgemässe Schaltung wird ein Signal hoher Güte erzeugt. Dennoch weist die Schaltung einen geringen Stromverbrauch und Bauteilaufwand auf und ist gut integrierbar.
|