发明名称 连环交错器/解交错器中的存储器地址发生器
摘要 用于纠正通信系统数据传输中所发生错误的连环交错器/解交错器中的存储器地址发生器包括:第一计数装置,对代表存储器中一行位置的第一变量(y)记数;第二计数装置,对代表存储器中一列位置的第二变量(z)记数;第三计数装置,对代表存储器地址的位置的第三变量(x)记数;偏移值发生装置,根据第一变量产生其偏移值;第一加法装置,将第二变量和第三变量相加;第二加法装置,将上述相加值和第三变量的偏移值相加,并输出存储器地址。
申请公布号 CN1204892A 申请公布日期 1999.01.13
申请号 CN98115412.3 申请日期 1998.05.23
申请人 现代电子产业株式会社 发明人 白钟燮
分类号 H03K5/00 主分类号 H03K5/00
代理机构 柳沈知识产权律师事务所 代理人 马莹
主权项 1.一种用于连环交错器/解交错器中的存储器地址发生器,它用于纠正通信系统的数据传输中所发生的错误,该地址发生器包括:第一计数装置,用于响应于一个时钟信号而对第一个变量(y)记数,变量(y)代表连环交错器/解交错器中一个存储器中所有行中其中一行的位置;第二计数装置,用于对第二个变量(z)记数,变量(z)代表连环交错器/解交错器中的存储器中所有列中其中一列的位置;第三计数装置,用于对第三个变量(x)记数,变量(x)代表具有多个存储器地址的存储器单元中的存储器地址的位置;偏移值发生装置,用于响应第一个变量而产生该第一个变量的偏移值;第一加法装置,用于将从第二计数装置中输出的第二个变量与从第三计数装置中输出的第三个变量相加;和,第二加法装置,用于将从第一加法装置输出的相加值与从偏移值发生装置输出的第三个变量的偏移值相加,并输出连环交错器/解交错器的存储器地址。
地址 韩国京畿道