发明名称 以子图框模式受驱动之电浆显示装置
摘要 该电浆显示装置具有一电浆显示面板和一用于以子图框模式驱动该电浆显示面板的驱动部份。该驱动部份具有一用于根据与一图像讯号一起从一外部装置引入之一垂直同步讯号之一个周期来计算一个图框之长度的电路、一用于根据包含于该图像讯号中之亮度资讯来计算包含于一个图框中之持续脉冲之总数的电路、及一用于计算显示一个图框所需之一个驱动周期之长度的电路。一个图框的长度和如此得到之一个驱动周期的长度然后系在一比较电路中做比较。如果该一个图框长度被发现系比该一个驱动周期长度长的话,持续脉冲的总数或者扫描线的数目会被减少,以致于该一个图框长度变得比一个驱动周期的长度短,藉此避免一异常显示。
申请公布号 TW346615 申请公布日期 1998.12.01
申请号 TW086114526 申请日期 1997.10.04
申请人 发明人
分类号 G09G3/20;G09G3/28 主分类号 G09G3/20
代理机构 代理人
主权项 1.一种电浆显示装置,包含: 一电浆显示面板;及 一用于以子图框模式驱动该电浆显示面板的驱动 部份,在该子图框模式中,供显示用之一个图框系 被分割成数个子图框而且预定数目的持续脉冲系 在每个子图框期间被施加至该电浆显示面板俾可 引致持续放电; 该驱动部份更包含, 一用于根据与一图像讯号一起从一外部装置输入 之一垂直同步讯号之一个周期来计算供显示用之 一个图框之长度的第一电路, 一用于根据包含于该图像讯号内之亮度资讯来侦 测包含于一个图框中之持续脉衡之总数的第二电 路, 一用于根据由该第二电路所侦测之持续脉冲之总 数来计算显示一个图框所需之电浆显示面板之一 个驱动周期之长度的第三电路, 一用于将来自该第一电路和该第三电路之对应之 结果做比较的第四电路,及 一用于根据在该第四电路中之比较结果来改变于 一个图框中之持续脉衡之总数的第五电路。2.如 申请专利范围第1项所述之电浆显示装置,其中当 该第四电路发现由该第一电路所得到之一个图框 之长度系比由该第三电路所得到之一个驱动周期 之长度短时,该第五电路以一形式改变持续脉冲的 总数以降低持续脉冲的总数。3.如申请专利范围 第1项所述之电浆显示装置,其中当该第四电路发 现由该第一电路所得到之一个图框的长度系比由 该第三电路所得到之一个驱动周期的长度长时,该 第五电路以一形式改变持续脉冲的总数以增加持 显脉冲的总数。4.如申请专利范围第1项所述之电 浆显示装置,其中该驱动部份系进一步包含一用于 侦测一预定时间周期之消逝的第六电路,在该预定 时间周期中,一旦该第四电路侦测到在一比较结果 上的改变,无改变系被侦测,且其中,在该第六电路 侦测该预定时间周期的消逝之后,该第五电路改变 持续脉冲的总数。5.如申请专利范围第1项所述之 电浆显示装置,其中该第一电路、该第三电路和该 第四电路系可以由一微处理器单元和一储存媒介 物构成,一用于使该微处理器单元作用如该第一、 第三和第四电路的程式系被储存于该储存媒介物 内。6.一种电浆显示装置,包含: 一电浆显示面板;及 一用于以子图框模式驱动该电浆显示面板的驱动 部份,在该子图框模式中,供显示用之一个图框系 被分割成数个子图框而且预定数目的持续脉冲系 在每个子图框期间被施加至该电浆显示面板俾可 引致持续放电; 该驱动部份更包含, 一具有数个位址的ROM表,在该等位址中,对应之子 图框之持续脉冲之数目的组合系被储存, 一用于根据与一图像讯号一起自一外部装置引入 之一垂直同步讯号之一个周期来计算供显示用之 一个图框之长度的第一电路, 一用于根据该ROM表之一位址来侦测包含于一个图 框中之持续脉冲之总数的第二电路,该位址对应于 包含在该图像讯号中的亮度资讯, 一用于根据由该第二电路所侦测之持续脉冲之总 数来计算用于显示一个图框所需之电浆显示面板 之一个驱动周期之长度的第三电路, 一用于将来自该第一电路和该第三电路之结果做 比较的第四电路,及 一用于根据在该第四电路中之比较结果来改变该 ROM表之一位址的第五电路。7.如申请专利范围第6 项所述之电浆显示装置,其中当该第四电路发现由 该第一电路所得到之一个图框之长度系比由该第 三电路所得到之一个驱动周期之长度短时,该第五 电路以一形式改变该ROM表的一位址以降低包含于 该位址中之持续脉冲的总数。8.如申请专利范围 第6项所述之电浆显示装置,其中当该第四电路发 现由该第一电路所得到之一个图框的长度系比由 该第三电路所得到之一个驱动周期的长度长时,该 第五电路以一形式改变该ROM表的一位址以增加包 含于该位址中之持续脉冲的总数。9.如申请专利 范围第6项所述之电浆显示装置,其中该驱动部份 系进一步包含一用于侦测一预定时间周期之消逝 的第六电路,在该预定时间周期期间,一旦该第四 电路侦测到在一比较结果上的改变,无改变系被侦 测,且其中,在该第六电路侦测该预定时间周期的 消逝之后,该第五电路改变持续脉冲的总数。10.如 申请专利范围第1项所述之电浆显示装置,其中该 第一电路、该第三电路和该第四电路系可以由一 微处理器单元和一储存媒介物构成,一用于使该微 处理器单元作用如该第一、第三和第四电路的程 式系被储存于该储存媒介物内。11.一种电浆显示 装置,包含: 一具有数个以矩阵形式排列之发光细胞的电浆显 示面板;及 一用于以子图框模式驱动该电浆显示面板的驱动 部份,在该子图框模式中,供显示用之一个图框系 被分割成数个子图框而且预定数目的持续脉冲系 被施加至在每个子图框中之该数个发光细胞并同 时依列序地扫描该数个发光细胞; 该驱动部份更包含, 一用于根据与一图像讯号一起从一外部装置引入 一垂直同步讯号之一个周期来计算供显示用之一 个图框之长度的第一电路, 一用于根据包含于该图像讯号内之亮度资讯来侦 测包含于一个图框中之持续脉冲之总数的第二电 路, 一用于根据由该第二电路所侦测之持续脉冲之总 数来计算显示一个图框所需之电浆显示面板之一 个驱动周期之长度的第三电路, 一用于将来自该第一电路和该第三电路之结果做 比较的第四电路,及 一用于根据来自该第四电路之结果来改变依列序 被扫描之扫描线之总数的第五电路。12.如申请专 利范围第11项所述之电浆显示装置,其中当该第四 电路发现由该第一电路所得到之一个图框之长度 系比由该第三电路所得到之一个驱动周期之长度 短时,该第五电路以一形式改变扫描线的总数以降 低扫描线的总数。13.如申请专利范围第11项所述 之电浆显示装置,其中当该第四电路发现由该第一 电路所得到之一个图框的长度系比由该第三电路 所得到之一个驱动周期的长度长时,该第五电路以 一形式改变扫描线的总数以增加扫描线的总数。 14.如申请专利范围第11项所述之电浆显示装置,其 中该驱动部份系进一步包含一用于侦测一预定时 间周期之消逝的第六电路,在该预定时间周期期间 ,一旦该第四电路侦测到在一比较结果上的改变, 无改变系被侦测,且其中,在该第六电路侦测该预 定时间周期的消逝之后,该第五电路改变扫描线的 总数。15.如申请专利范围第11项所述之电浆显示 装置,其中该第一电路、该第三电路和该第四电路 系可以由一微处理器单元和一储存媒介物构成,一 用于使该微处理器单元作用如该第一、第三和第 四电路的程式系被储存于该储存媒介物内。16.一 种电浆显示装置,包含: 一电浆显示面板;及 一用于以子图框模式驱动该电浆显示面板的驱动 部份,在该子图框模式中,供显示用之一个图框系 被分割成数个子图框而且预定数目的持续脉冲系 在每个子图框期间被施加至该电浆显示面板俾可 引致持续放电; 该驱动部份更包含, 一用于根据与一图像讯号一起从一外部装置引入 之一垂直同步讯号之一个周期来计算供显示用之 一个图框之长度的第一电路, 一用于根据由该第一电路所计算出来之一个图框 之长度来计算要被显示之持续脉冲之最大数目及 用于如此得到之持续脉冲之最大数目来计算一最 大亮度的第二电路, 一用于侦测由该第二电路所计算出来之最大亮度 与在事前决定之参考亮度之一致的第三电路,及 一用于当无一致条由该第三电路侦测时计算对应 于该参考亮度之持续脉冲之数目,及用于设定持续 脉冲之计算数目成为持续脉冲之该最大数目的第 四电路。17.一种用于驱动一电浆显示装置的方法, 该电浆显示装置具有一电浆显示面板和一用于以 子图框模式驱动该电浆显示面板的驱动部份,在该 子图框模式中,供显示用之一个图框系被分割成数 个子图框而且预定数目的持续脉冲系在每个子图 框期间被施加至该电浆显示面板俾可引致持续放 电,该驱动方法包含如下之步骤: 根据与一图像讯号一起从一外部装置输入之一垂 直同步讯号之一个周期来计算供显示用之一个图 框的长度; 根据包含于该图像讯号内之亮度资讯来侦测包含 于一个图框中之持续脉冲的总数; 根据在该侦测步骤所侦测之持续脉冲之总数来计 算显示一个图框所需之该电浆显示面板之一个驱 动周期的长度; 将一个图框的长度与在对应之计算步骤中所得到 之一个驱动周期的长度做比较;及 根据在该比较步骤中所得到的一比较结果来改变 在一个图框中之持续脉冲的总数。图式简单说明: 第一图系用于说明用于驱动一PDP之子图框模式的 图示; 第二图(a)至第二图(c)系显示被施加在该PDP之位址 电极、X电极、和Y电极上之波形之例子的图示; 第二图(d)系显示在一个图框中之重置周期、定址 周期和持续放电周期之定义的图示; 第三图系显示在用于控制该PDP之亮度之一ROM表中 之储存资料之例子的图示; 第四图条用于说明本发明之原理结构的图示; 第五图(a)系显示本发明一实施例之电浆显示装置 之整个结构的图示; 第五图(b)系显示在第五图(a)中所显示之共同驱动 器控制部份之详细结构的图示; 第六图系显示在第五图(a)和第五图(b)中所显示之 电浆显示装置之一部份之详细结构的图示; 第七图系显示在被使用于说明本发明之实施例之 ROM表中之储存资料之例子的图示; 第八图系显示本发明之该第一实施例之流程图的 图示; 第九图系显示本发明之该第二实施例之流程图的 图示; 第十图系显示本发明之该第三实施例之流程图的 图示; 第十一图系显示本发明之该第四实施例之流程图 的图示; 第十二图系显示本发明之该第五实施例之流程图 的图示; 第十三图系显示本发明之该第六实施例之流程图 的图示; 第十四图(a)系显示本发明之该第七实施例之流程 图的图示;及 第十四图(b)图系显示用于实现该第七实施例之在 第五图(a)中所显示之共同驱动器控制部份之详细 结构的图示。
地址