发明名称 简化式低延迟码书激发之语音压缩装置
摘要 本发明系有关于一种简化式低延迟码书激发之语音压缩装置,主要系指将数位线路倍增器内之编码器及解码器采用定点数位讯号处理器为主要基材,并简化其内部构造,舍弃放大器所形成之回路、感观加权滤波器、及后级滤波器,而以一系列之合成滤波器与转接器来取代,故可加速讯号处理速度,具有低延迟性及高语音品质及低成本优点;再者,由于本发明是采用16千位元/秒分割频道方式,可将原有电信网路扩增为八倍线路容量,故可达到语音高压缩比之目的。
申请公布号 TW344918 申请公布日期 1998.11.11
申请号 TW085103829 申请日期 1996.04.02
申请人 东怡科技股份有限公司 发明人 黄中于
分类号 H04B3/36;H04B14/04 主分类号 H04B3/36
代理机构 代理人 吴昌梁 台北巿忠孝东路四段三一一号十二楼之一
主权项 1.一种简化式低延迟码书激发之语音压缩装置,其 编码器 之主要结构系包括有:一转换器,系可将64千位元/ 秒前 级PCM讯号再转换为成均质PCM讯号者;一向量缓冲器 ,系 赋予输入语音之数位码者;一均方误差滤波器,系 赋予讯 号具有10-bit之码书指标;一码书搜寻装置,系给与 讯号 较佳之向量码者;一码书激发区,系内建码书,可支 援码 书搜寻装置者;一由40-级合成滤波器与反向40-级转 接 器形成之回路;及一由10-级合成滤波器与反向10-级 倍 准转接器形成之回路;综组上述构件中,其中讯号 系从转 换器连接向量缓冲器而进入该编码器中,其后依序 连接均 方误差滤波器及码书搜寻装置,而码书搜寻装置则 依序连 接40-级合成滤波器与反向40-级转接器形成之回路, 再 从40-级合成滤波器连接一由10-级合成滤波器与反 向10 -级倍准转接器形成之回路,最后再由此10-级合成 滤波 器连接线路回均方误差计量器及码书搜寻装置,形 成一回 路,再由此将线路连接数位线路倍增器之其它装置 输出讯 号;再者,码书激发区则个别连接于码书搜寻装置 者。2.一种简化式低延迟码书激发之语音压缩装 置,其该解码 器之结构主要系包括有:一码书转换装置,系可将 讯号转 换为一电流解码向量讯号;一码书激发区,系支援 码书转 换装置,提供相关码书向量者;一由40-级合成滤波 器与 反向40-级转接器形成之回路;一由10-级合成滤波器 与 反向10-级倍准转接器形成之回路;及一转换器,系 可将 讯号转换为一64千位元/秒前级PCM讯号者;综组上述 构 件中,讯号系从码书转换装置中输入,其后依序连 接由40 -级合成滤波器与反向40-级转接器形成之回路,及 后连 接由10-级合成滤波器与反向10-级倍准转接器所形 成之 回路,最后此讯号连接一转换器,将讯号改回64千位 元/ 秒前级PCW讯号者,再由此连接数位线路倍增器之其 它装 置而输出讯号;再者,码书激发区则个别连接于码 书转换 装置者。3.如申请专利范围第1项所述之一种简化 式低延迟码书激 发之语音压缩装置,其中该编码器系由定点数位讯 号处理 器为基材。4.如申请专利范围第2项所述之一种简 化式低延迟码书激 发之语音压缩装置,其中该解码器系由定点数位讯 号处理 器为基材。5.如申请专利范围第1项或第3项所述之 一种简化式低延迟 码书激发之语音压缩装置,其中该编码器之40-级合 成滤 波器与反向40-级转接器所形成之回路,亦可由30至 50间 -级合成滤波器与反向30至50间-级转接器所构成之 回路 所替代。6.如申请专利范围第2项或第4项所述之一 种简化式低延迟 码书激发之语音压缩装置,其中该解码器之40-级合 成滤 波器与反向40-级转接器所形成之回路,亦可由30至 50间 -级合成滤波器与反向30至50间-级转接器所构成之 回路 所替代。7.如申请专利范围第1项或第3项所述之一 种简化式低延迟 码书激发之语音压缩装置,其中该编码器之10-级合 成滤 波器与反向10-级倍准转接器所形成之回路,亦可由 8至 12间-级合成滤波器与反向8至12间一级倍准转接器 所构 成之回路所替代。8.如申请专利范围第2项或第4项 所述之一种简化式低延迟 码书激发之语音压缩接置,其中该解码器之10-级合 成滤 波器与反向10-级转接器所形成之回路,亦可由8至12 间 -级合成滤波器与反向8至12间-级倍准转接器所构 成之 回路所替代。图式简单说明:第一图:系为习用数 位线路 倍增器电信系统之结构示意图。第二图:系为习用 低延迟 码书激发语音压缩装置之编码器结构示意图。第 三图:系 为习用低延迟码书激发语音压缩装置之编码器结 构示意图 。第四图:系为本发明之编码器结构示意图。第五 图:系 为本发明之解码器结构示意图。
地址 新竹科学工业园区研发二路三十号