发明名称 | 锁相电路 | ||
摘要 | 在跟踪输入信号相位的锁相电路中,具有相位比较器150,与规定的时钟信号同步进行输入的基准信号和作为比较对象输入的输入信号的相位比较。因此,第1检测部154、第2检测部155、JK触发器162、163按照规定的时钟信号进行数据的输出动作,所以,不会产生基于由构成环路或反馈的部分引起的各输入数据的延迟量的差所产生的NU数据和ND数据间的相位差以及2个三态逻辑输出间的相位差。因为与规定的时钟信号同步进行输入的2个信号、即基准信号和输入信号的相位比较,所以,从上述相位比较结果得到的比较数据按照一定的周期输出。因而,可以减少整个电路的误动作。 | ||
申请公布号 | CN1198271A | 申请公布日期 | 1998.11.04 |
申请号 | CN97190968.7 | 申请日期 | 1997.06.06 |
申请人 | 索尼电影产品公司 | 发明人 | 舘胜一 |
分类号 | H03L7/08;H03K5/26;G03B31/02 | 主分类号 | H03L7/08 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 程天正;陈景峻 |
主权项 | 1、一种锁相电路,其特征在于,具有相位比较器,与规定的时钟信号同步进行输入的基准信号和作为比较对象输入的输入信号的相位比较。 | ||
地址 | 美国加利福尼亚州 |