发明名称 DEMULTIPLICATEUR DE FREQUENCE A DOUBLE MODULE
摘要 <P>Démultiplicateur de fréquence à double module (100) présentant des performances améliorées pour un fonctionnement à grande vitesse. Un signal de calage dans le temps est développé à partir d'un circuit de bascule bistable (106) deux cycles d'horloge et demi avant la synchronisation du dernier étage du démultiplicateur de fréquence. Le signal de calage dans le temps est utilisé pour produire un signal de sélecteur afin de basculer un multiplexeur (112) . Par la génération avancée du signal de calage dans le temps, le processus de sélection de multiplexeur est enlevé du chemin critique. Le retard résiduel dans le multiplexeur est minimal afin de minimiser le chemin critique du démultiplicateur de fréquence.</P>
申请公布号 FR2760152(A1) 申请公布日期 1998.08.28
申请号 FR19970015756 申请日期 1997.12.12
申请人 MOTOROLA INC 发明人 SHURBOFF CARL L;MARTI MATSUO MICHAEL
分类号 H03K23/00;H03K21/00;H03K23/40;H03K23/50;H03K23/66;H03L7/00;H03L7/08 主分类号 H03K23/00
代理机构 代理人
主权项
地址