发明名称 PLL CIRCUIT AND SYNCHRONIZATION SIGNAL MULTIPLICATION CIRCUIT
摘要
申请公布号 JPH10224216(A) 申请公布日期 1998.08.21
申请号 JP19970035664 申请日期 1997.02.03
申请人 MATSUSHITA ELECTRIC IND CO LTD 发明人 MATSUMOTO YOSHIAKI
分类号 H04N5/06;H03L7/099;H03L7/10;(IPC1-7):H03L7/10 主分类号 H04N5/06
代理机构 代理人
主权项
地址