发明名称 |
CACHE SYNCHRONOUS DRAM ARCHITECTURE ENABLING PARALLEL DRAM OPERATION |
摘要 |
|
申请公布号 |
JPH10208471(A) |
申请公布日期 |
1998.08.07 |
申请号 |
JP19970280391 |
申请日期 |
1997.10.14 |
申请人 |
INTERNATL BUSINESS MACH CORP <IBM> |
发明人 |
CHRISTOPHER PAUL MILLER;JIM LOUIS ROGERS;STEVEN WILLIAM TOMASHOT |
分类号 |
G11C11/407;G06F12/08;G11C7/10;G11C11/401;(IPC1-7):G11C11/407 |
主分类号 |
G11C11/407 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|