发明名称 层次性连接架构之现场可规划逻辑闸阵列
摘要 一种层次性连接架构之现场可规划逻辑闸阵列,用以减少逻辑信号在输入输出端间的时间延迟,并且提高其逻辑密度。本发明为一种层次性连接架构之现场可规划逻辑闸阵列,其包括复数逻辑信号以及复数开关方块,上述开关方块用以联系上述逻辑方块之间,其特征在于:上述开关方块分别属于复数连接层之一,属于第一连接层之每一开关方块分别与部分之上述逻辑方块相连,构成复数第一连接层之逻辑方块组,属于第二连接层之每一开关方块分别与部份之上述第一连接层之逻辑方块组相连,构成复数第二连接层之逻辑方块组,依序向上连接以构成上述层次性连接架构之现场可规划逻辑闸阵列。
申请公布号 TW335546 申请公布日期 1998.07.01
申请号 TW086109842 申请日期 1997.07.11
申请人 行政院国家科学委员会 台北巿和平东路二段一○六号十八楼 发明人 赖源泰
分类号 H01L23/50 主分类号 H01L23/50
代理机构 代理人 洪澄文 台北巿信义路四段二七九号三楼
主权项 1.一种层次性连接架构之现场可规划逻辑闸阵列,其包括复数逻辑方块以及复数开关方块,上述开关方块用以联系上述逻辑方块之间,其特征在于:上述开关方块分别属于复数连接层之一,属于第一连接层之每一开关方块分别与部份之上述逻辑方块相连,构成复数第一连接层之逻辑方块组,属于第二连接层之每一开关方块分别与部份之上述第一连接层之逻辑方块组相连,构成复数第二连接层之逻辑方块组,依序向上连接以构成上述层次性连接架构之现场可规划逻辑闸阵列。2.如申请专利范围第1项所述之现场可规划逻辑闸阵列,其特征在于:属于第一连接层之每一开关方块所连接之上述逻辑方块的个数为4个。3.如申请专利范围第1项所述之现场可规划逻辑闸阵列,其特征在于:属于第二连接层之每一开关方块所连接之上述第一连接层之逻辑方块组的个数为4个。4.如申请专利范围第3项所述之现场可规划逻辑闸阵列,其特征在于:属于任一连接层之每一开关方块所连接之其前一连接层之逻辑方块组的个数为4个。5.如申请专利范围第1项所述之现场可规划逻辑闸阵列,其特征在于:属于第一连接层之每一开关方块所连接之上述逻辑方块的个数为4个,并且属于其余任一层之每一开关方块所连接之其前一连接层之逻辑方块组的个数为4个。图式简单说明:第1图为根据本发明之较佳实施例,以64个逻辑方块所组成之三层层次性连接架构之现场可规划逻辑闸阵列的架构图。第2图表示第1图所示之现场可规划逻辑闸阵列的树状图。
地址 台北巿和平东路二段一○