发明名称 POTENTIAL INSULATION DEVICE BETWEEN INPUT AND OUTPUT
摘要
申请公布号 JPH10178398(A) 申请公布日期 1998.06.30
申请号 JP19960353556 申请日期 1996.12.17
申请人 K D D TECHNOL:KK 发明人 HORI HIRONAGA;IRIUCHIJIMA YOUICHI
分类号 H04B15/00;(IPC1-7):H04B15/00 主分类号 H04B15/00
代理机构 代理人
主权项
地址