发明名称 CIRCUIT FOR GENERATING AND TESTING PRIORITY DECODER AUTOMATIC TEST PATTERN
摘要
申请公布号 JPH10153629(A) 申请公布日期 1998.06.09
申请号 JP19960314763 申请日期 1996.11.26
申请人 OKI BUSINESS:KK;OKI ELECTRIC IND CO LTD 发明人 KUBO MANABU;ISHII NAOKI
分类号 G01R31/00;H03M1/10;H03M7/00;(IPC1-7):G01R31/00 主分类号 G01R31/00
代理机构 代理人
主权项
地址