发明名称 튜너의 OMIC 및 PLLIC의 임피던스 정합회로(Impedance Matching Circuit for OMIC/PLLIC of Tuner)
摘要 <p>본 고안은 튜너의 OMIC 출력단 및 제 1 저항 사이에 상호 직렬 구성된 제 2 저항 및 접지된 제 2 커패시터를 병렬 접속하므로써 저주파 대역 및 고주파 대역에서의 임피던스 정합이 적절히 이루어질 수 있도록 하여 PLLIC의 드리프트 현상이 효율적으로 개선되는 튜너의 OMIC 및 PLLIC의 임피던스 정합회로에 관한 것으로, OMIC의 출력단 및 PLLIC의 입력단 사이에 임피던스 정합을 이룰 수 있도록 직렬 접속된 제 1 저항 및 제 1 커패시터를 포함하여 이루어진 튜너의 OMIC 및 PLLIC의 임피던스 정합회로에 있어서, 상기 OMIC의 출력단 및 제 1 저항 사이에 병렬 접속된 제 2 저항과, 상기 제 2 저항에 직렬 접속되는 접지된 제 2 커패시터로 이루어지기 때문에, 저주파 대역에서는 임피던스의 감소를 가져와 신호세력의 삭감을 완화시켰으며, 고주파 대역에서는 다시 임피던스를 증가시켜 강전계에 의한 PLLIC의 드리프트 현상을 효율적으로 개선하여 제품의 신뢰도가 더욱 향상되는 유용한 효과가 있다.</p>
申请公布号 KR19980011922(U) 申请公布日期 1998.05.25
申请号 KR19960025453U 申请日期 1996.08.23
申请人 发明人
分类号 主分类号
代理机构 代理人
主权项
地址