发明名称 LAYOUT DESIGN METHOD OF SEMICONDUCTOR INTEGRATED CIRCUIT AND RECORDING MEDIUM
摘要
申请公布号 JPH10125795(A) 申请公布日期 1998.05.15
申请号 JP19970156836 申请日期 1997.06.13
申请人 NIPPON TELEGR & TELEPH CORP <NTT> 发明人 KUJI NORIO;TAKEDA TADAO
分类号 H01L27/04;G06F17/50;H01L21/82;H01L21/822;(IPC1-7):H01L21/82 主分类号 H01L27/04
代理机构 代理人
主权项
地址