摘要 |
<p>Die erfindungsgemäße Schaltung weist einen Analogkomparator (K), welcher aus dem analogen Spannungssignal (UE) und einem analogen Nachlaufsignal (UV) ein logisches Vergleichssignal (AI) erzeugt, ein erstes taktgesteuertes Flip-Flop (FF1), dem das logische Vergleichssignal (AI) zugeführt wird und welches am Ausgang (Q1) ein getaktetes Vergleichssignal (AO) ausgibt, eine Nachlaufschaltung (N), welche aus dem getakteten Vergleichssignal (AO) ein dem analogen Spannungssignal (UE) entsprechendes analoges Nachlaufsignal (UV) bildet, und einen logischen Schaltkreis (EC) auf, welcher aus dem getakteten Vergleichssignal (AO) ein binäres Auswertungssignal (A>, A<, A<>) bildet, welches Spannungsänderungen des analogen Spannungssignals (UE) signalisiert. Der Vorteil liegt in der Erzeugung von binären Auswertungssignalen, mittels derer sich eine Änderung eines analogen Spannungssignals bzw. deren Änderungsrichtung feststellen läßt. Es ist somit möglich, einen digitalisierten Spannungswert des analogen Spannungssignals nur dann z.B. einer nachgeschalteten Prozeßsteuerung zuzuführen, wenn eine Änderung erfaßt werden konnte.</p> |