摘要 |
<p>L'invention a pour objet un système processeur numérique doté d'un sous-système additionneur à virgule flottante, comportant un ensemble de processeurs numériques spécialisés en parallèle, chaque processur numérique comprenant plusieurs unités de calcul exploitables en parallèle sur des opérands communs afin de présenter des résultats concurrents, un des processeurs numériques spécialisés au moins produisant un résultat correct. Les processeurs numériques spécialisés adressent des rapports d'état à une unité de commande, celle-ci déterminant lequel des résultats concurrents est correct en vue d'un traitement ultérieur. Le système processeur numérique décrit selon cette invention est susceptible de produire un résultat final sur un calcul à virgule flottante dans un délai d'attente très court, c'est-à-dire impliquant très peu de temps de propagation pour un calcul complet et indépendent. Ledit système est particulièrement utile dans un environnement computationnel où des calculs successifs à virgule flottante sont en cause. Cette invention est basée sur la décomposition d'un algorithme normalement en série en un ensemble important d'opérations parallèles concurrentes sur différents fragments d'opérandes, lesdites opérations étant basées sur des hypothèses de réduction de temps, et ensuite sur le choix d'un résultat correct à la fin des opérations, de préférence à une intervention sur les opérandes et modification des calculs en série le long d'un chemin critique aussitôt qu'un rapport d'état est disponible.</p> |