发明名称 串行中断总线协议
摘要 一种串行中断总线协议,其中,在一计算机系统中的任意数量的外设可以发送任意预定中断信号到系统的中断控制器(22)而不需要一用于每个可能中断的专用针。在所述串行中断总线上的每个外设包括用于通过可能的中断状态而循环的状态机逻辑。这些外设形成一菊花链,此链的起始和终止点为一串行中断控制器(25),此控制器跟随象系统外设一样的状态机逻辑前进。当此串行中断控制器(25)接收一有效信号时,它根据中断控制器状态机逻辑的中断状态确定将哪个中断信号提供给系统的中断控制器(22)。在辅助串行中断总线上的外设(41,42)可以通过一系统中断桥(40)而与主系统中断总线上的外设(30,31,32)形成一菊花链,象系统外设一样,其中的系统中断桥(40)也包括用于跟随相同的状态图的状态机逻辑。
申请公布号 CN1157046A 申请公布日期 1997.08.13
申请号 CN95194686.2 申请日期 1995.12.06
申请人 英特尔公司 发明人 J·卡尔达奇;赵圣洙;N·B·彼得森;T·R·莱恩;J·M·乔希;N·桑格
分类号 G06F9/46;G06F13/14 主分类号 G06F9/46
代理机构 中国专利代理(香港)有限公司 代理人 王勇;邹光新
主权项 1.一种计算机系统,包括:一个中央处理单元(CPU),用于响应一中断未决信号而执行一中断服务程序;一外设中断控制器(PIC),耦合成以便响应多个可能的中断请求信号中的任意之一而将所述中断未决信号提供给所述CPU;一串行中断控制器耦合到所述PIC,用于产生与一接收的串行中断信号相对应的所述多个可能的中断请求信号中适当的一个;以及第一多个串行中断外设与所述串行中断控制器互连并通信,其中所述第一多个串行中断外设中的每一个可以请求由所述串行中断控制器产生的所述多个可能中断请求信号中的一个或多个,所述第一多个串行中断外设中的每一个包括用于实现一串行中断信号协议的协议逻辑以便将所述串行中断信号提供给所述串行中断控制器。
地址 美国加利福尼亚州