发明名称 LAYOUT DATA GENERATION METHOD AND LAYOUT DATA GENERATION DEVICE FOR SEMICONDUCTOR DEVICE
摘要
申请公布号 JPH09198413(A) 申请公布日期 1997.07.31
申请号 JP19960005216 申请日期 1996.01.16
申请人 FUJITSU LTD;FUJITSU VLSI LTD 发明人 YONEDA TAKASHI
分类号 H01L21/822;G06F17/50;H01L21/82;H01L27/04;(IPC1-7):G06F17/50 主分类号 H01L21/822
代理机构 代理人
主权项
地址