发明名称 数字式频率控制电路、相位控制电路及PLL电路
摘要 在本发明中,振荡电路30输出其脉冲周期T为控制输入值S的线性函数T=kS+m的一个信号φO。每当计数器11计数基准信号φr的脉冲数Nr时频率控制电路10计算S=No-m/k,其中No为由计数器12所计数的φO的计数,基于寄存器14的输入与输出值之间的差进行φO的收敛性的判定。数字式相位控制电路20利用相位比较器电路21判定φO相对于φr的超前/滞后,在该相位的超前/滞后的判定结果从该判定的前一结果被反相时,改变该计数为在反相前已相继作出的相同的判定的次数的一半。
申请公布号 CN1148754A 申请公布日期 1997.04.30
申请号 CN96111142.9 申请日期 1996.08.20
申请人 富士通株式会社 发明人 高石彻
分类号 H03L7/00 主分类号 H03L7/00
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 范本国
主权项 1.一种用于按以下方式控制的数字式频率控制电路,即使得一个振荡电路的输出信号的频率趋近于一个基准信号的频率,所述输出信号的脉冲周期T近似为控制输入数值S的一个线性函数,即T=kS+m,该电路包括:用于对所述基准信号脉冲计数的一个第一计数器;用于对作为反馈信号的所述输出信号的脉冲计数的一个第二计数器;用于保持所述控制输入值S的一个寄存器;以及用于每当所述第一计数器已经计数Nr个脉冲数时计算S=No-m/k的一个计算与控制电路,其中No为所述第二计数器的计数,用于使得所述寄存器保持S并用于使得对于下一个数值的Nr等于No。
地址 日本神奈川