发明名称 | 转换帧数据的电路 | ||
摘要 | 一种帧数据转换电路,其中数据通讯可以通过使北美方法的T1转发器线路和CEPT的E1转发器线路相匹配来完成。CEPT方法的E1转发器线路的四路32通道帧数据被转换成每通道8比特的并行数据,并存储在四个64字节的缓冲器中。每次以24通道的方式读取存储的32通道帧数据,而余下的6通道数据加到已存储在缓冲器中的数据上。这样24通道帧数据在输出之前被转换成串行数据。反之亦可。 | ||
申请公布号 | CN1148302A | 申请公布日期 | 1997.04.23 |
申请号 | CN96107167.2 | 申请日期 | 1996.06.27 |
申请人 | 现代电子产业株式会社 | 发明人 | 金泳龟;金圣东 |
分类号 | H04L29/06 | 主分类号 | H04L29/06 |
代理机构 | 永新专利商标代理有限公司 | 代理人 | 蹇炜 |
主权项 | 1、帧数据转换电路,包括:一个将时钟信号2048CLK分频为1/4CLK、1/8CLK和1/32CLK时钟信号的分频器;四个将串行输入的CEPT方法的E1转发器线路的四路32通道帧数据转换为并行数据,并每次以一通道8比特输出转换的帧数据的串/并移位寄存器;四个对时钟信号1/8CLK进行计数以设置记录位置的记录位置计数器;五个对时钟信号1/8CLK进行计数以指定读取位置的读取位置计数器;四个缓冲器,用于将所说的串/并移位寄存器输出的信号顺序地存储到由所说的记录位置计数器指定的记录位置,根据所说的读取位置计数器的输出信号每次输出24通道的帧数据,和根据所说的读取位置计数器的最后一个的输出信号输出余下的6通道数据;四个将所说的缓冲器的24通道数据转换为串行数据的并/串移位寄存器;及另外一个将所说的缓冲器余下的6通道输出数据转换为串行数据的并/串移位寄存器; | ||
地址 | 韩国京畿道 |