发明名称 Phase comparator of a digital signal and a clock signal, and corresponding phase locked loop
摘要
申请公布号 EP0716501(B1) 申请公布日期 1997.04.16
申请号 EP19950402727 申请日期 1995.12.04
申请人 MATRA MHS 发明人 NERON, CHRISTOPHE
分类号 H03D13/00;H03L7/081;H03L7/089;(IPC1-7):H03D13/00 主分类号 H03D13/00
代理机构 代理人
主权项
地址