发明名称 利用联合比特率控制的数字视频信号编码器的缓冲存储
摘要 视频信号编码装置,适用于多视频通道(A、B),具有各自的编码器级(10、12),这些编码器级按照诸如MPEG标准等预定的编码方案编码所接收的视频信号,并输出一个可变比特率数据流到编码器通道缓冲器(16),该缓冲器组合在具有带分配给各通道单独的部分的固定物理大小的一个单一缓冲器(16)中。缓冲器管理(18)改变分配给各通道的有效缓冲区的大小而使总的有效缓冲区接近于但保持在由编码器输出比特率的总和所定义的缓冲器的物理极限之内。适当地用多路复用(28)将编码器缓冲器的输出组合成一个单一的数据流,供以后用接收机分离及解码(30至36)。
申请公布号 CN1145153A 申请公布日期 1997.03.12
申请号 CN95192458.3 申请日期 1995.11.21
申请人 菲利浦电子有限公司 发明人 G·J·吉斯曼;S·N·胡尔亚卡
分类号 H04N7/50;H04Q11/04 主分类号 H04N7/50
代理机构 中国专利代理(香港)有限公司 代理人 王勇;王岳
主权项 1.可操作来编码在各输入通道上接收的供传输的两个或以上信号的视频信号编码装置,包括:各通道的一个编码器级,可进行操作来按照预定的编码方案编码所接收的视频信号成为每一编码视频帧的指定数目的数据位,并作为具有由该指定的数目确定的比特率的数据流输出该信号;目标设定装置,耦合在编码器级上并配置成为各自的编码器级的每一视频帧或帧群设定所述指定的数目,使得各编码器级的输出比特率之和保持基本不变;以及各缓冲器装置,耦合成接收来自各自的编码器级的所述可变比特率数据流及配置成以各自的指定输出比特率输出缓冲存储的数据信号;其特征在于各缓冲器装置包括一个单一的存储器装置中的各自的存储区,及存储器管理装置,配置成从各通道缓冲存储输入与输出比特率之间的差中确定各通道的缓冲存储需求,及按各自的缓冲存储需求所确定的比值分配存储区给通道。
地址 荷兰艾恩德霍芬