发明名称 DESIGN METHOD FOR SEMICONDUCTOR INTEGRATED CIRCUIT
摘要
申请公布号 JPH0934935(A) 申请公布日期 1997.02.07
申请号 JP19950187268 申请日期 1995.07.24
申请人 HITACHI LTD 发明人 MAEDA TAKESHI;KAMAE SHOICHI;UCHIDA SATORU
分类号 G01R31/28;G06F17/50;H01L21/82;(IPC1-7):G06F17/50 主分类号 G01R31/28
代理机构 代理人
主权项
地址