发明名称 LOGIC CIRCUIT FOR ASYNCHRONOUS CIRCUITS WITH n-CHANNEL LOGIC BLOCK AND p-CHANNEL LOGIC BLOCK INVERSE THERETO
摘要
申请公布号 EP0583298(B1) 申请公布日期 1996.12.27
申请号 EP19920909435 申请日期 1992.05.05
申请人 SIEMENS AKTIENGESELLSCHAFT 发明人 KNAUER, KARL
分类号 H03K19/0948;H03K19/00;H03K19/096;H03K19/173;(IPC1-7):H03K19/173 主分类号 H03K19/0948
代理机构 代理人
主权项
地址