发明名称 用以依据子栏法执行灰度显示之显示器显示单元及显示信号产生器
摘要 揭示一种用以依据子栏法执行灰度显示之显示器显示单元,其中之框记忆体区缩小。显示器包括:一个主单元,包含一严视讯信号源,和一个具有一个框记忆体的显示介面;一个显示板单元,包含一个用以依据子栏法执行灰度显示之矩阵板,一个用以驱动矩阵充之驱动器,如一个显示控制单元,其系供接收来自主单元之显示介面之显示信号,并依据显示信号控制驱动器;以及一条用以联结主单元与显示板单元之电缆。显示介面传递涵盖一框(而分成数子栏单元)之显示信号。如此免除用于采用CRT介面作为介于主单元与显示板单元间之介面之已知显示器的框记忆体之需求,亦免除用于将采用CRT集面的显示信号转成采用子栏法之显示信号之框记忆体需求。
申请公布号 TW292375 申请公布日期 1996.12.01
申请号 TW085103079 申请日期 1996.03.14
申请人 富士通股份有限公司 发明人 岸智胜;龟山茂树
分类号 G09G3/20;G09G5/04 主分类号 G09G3/20
代理机构 代理人 康伟言 台北巿南京东路三段二四八号七楼;恽轶群 台北巿松山区南京东路三段二四八号七楼
主权项 1. 一种显示器,包括: 一个主单元(1),包含一个视讯信号(2),和一个具有 框记 忆体(4)之显示介面(3): 一个显示板单元,包含一片用以依据子栏法执行灰 度显示 之矩阵板(100),一个驱动矩阵板(100)用之驱动器(130) ,和一个显示控制单元(131),其系供接收来自于主单 元( 1)之显示介面(3)之显示信号,及控制驱动器(130),故 可 依据显示信号达成显示;及 一根电缆(9),其系供联结主单元(1)与显示板单元(2) ; 显示介面(3)传递涵盖分成数子栏单位的一框之显 示信号 。2. 如申请专利范围第1项之显示器,其中该显示 介面(3) 输出子栏同步信号(后文称sync信号)。3. 如申请专 利范围第1项之显示器,其中该显示板单元(2 )可于点亮期间改变子栏顺序(亦即,子栏点亮顺序) ,显 示控制单元(131)传递子栏点亮顺序至主单元(1),而 显示 介面(3)依传递来的点亮顺序资讯传递显示信号。4 . 如申请专利范围第1项之显示器,其中该显示板单 元(2 )同时将显示资料写入矩阵板(100)分段的多个区段, 而显 示介面(3)平行传递多个区段相关的显示信号。5. 一个显示板单元,其系利用一根电缆(9)接到一个主 单 元(1),包含一个视讯信号源(2),和一个具有框记忆 体(4 )之显示介面(3),包括: 一片用以依据子栏法执行灰度显示之矩阵板(100), 一个 驱动矩阵板(100)用之驱动器(130),和一个显示控制 单元 (131),其系供接收来自于主单元(1)之显示介面(3)之 显 示信号,及控制驱动器(130),故可依据显示信号达成 显 示;及 显示控制单元(131)接收涵盖分成数子栏单位的一 框之显 示信号。6. 如申请专利范围第5项之显示板单元, 其中该显示控制 单元(131)接收子栏同步信号,并基于子栏同步信号 控制 各个子栏之显示。7. 如申请专利范围第5项之显示 板单元,其中该显示板单 元(2)可于点亮期间改变子栏顺序(亦即,子栏点亮 顺序) ,而显示控制单元(131)传递子栏点亮顺序至主单元( 1)。8. 如申请专利范围第5项之显示板单元,其中该 显示板单 元(2)同时执行显示资料写入矩阵板(100)分段的多 个区段 ,而显示控制单元(131)平行接收多个区段相关的显 示信 号。9. 一个显示信号产生器,包括: 一个视讯信号源(2);及 一个具有框记忆体(4)之显示介面(3),其系藉电缆(9) 接 至显示板单元(2),用以依据子栏法执行灰度显示, 并输 出显示信号至显示板单元(2); 显示介面(3)传递涵盖分成数子栏单位的一框之显 示信号 。10.如申请专利范围第9项之显示信号产生器,其 中该显示 介面(3)输出子栏同步信号。11. 如申请专利范围第 10项之显示信号产生器,其中该显 示板单元(2)可于点亮期间改变子栏顺序(亦即,子 栏点亮 顺序),并设计成可传递子栏点亮顺序至主单元(1), 而显 示介面(3)依传递来的点亮顺序资讯传递显示信号 。12. 如申请专利范围第9项之显示信号产生器,其 中该显 示板单元(2)同时将显示资料写入矩阵板(100)分段 的多个 区段,而显示介面(3)平行传递多个区段相关的显示 信号 。图示简单说明: 第1图为三电极表面放电型AC PDP之示意平面图; 第2图为三电极表面放电型AC PDP之示意剖面图; 第3图为三电极表面放电型AC PDP之示意剖面图; 第4图为三电极表面放电型AC PDP之方块图; 第5图为显示驱动信号之波形图; 第6图为有关于PDP执行灰度显示的定址/持续放电 分开定 址系统之时序图; 第7图为显示已知之显示器整体构型之图; 第8图为显示已知之显示装置用之介面之图; 第9图为显示已知之显示资料信号之图; 第10图为显示已知之显示资料之处理流程图; 第11图为显示整合使用PDP的显示器之已知之电脑 外观图 ; 第12图为显示本发明之PDP基础构型之图; 第13图为指示本发明中资料传递之时序图; 第14图为显示一个具体例之显示器之整体构型图; 第15图为显示第一具体例之介面之图; 第16图为显示第一具体例之显示资料信号之图; 第17图为显示第二具体例之介面之图;及
地址 日本