发明名称 Digital Phase-Locked Loop (PLL)
摘要
申请公布号 CA2175133(A1) 申请公布日期 1996.10.29
申请号 CA19962175133 申请日期 1996.04.26
申请人 NEC CORPORATION 发明人 ROKUGO, YOSHINORI
分类号 H03L7/06;H03L7/087;H03L7/099;H03L7/10;H03L7/191;H04J3/06;(IPC1-7):H03L7/18;H04L12/56 主分类号 H03L7/06
代理机构 代理人
主权项
地址