发明名称 振荡装置、显示资料处理装置、矩阵型显示装置、振荡信号生成方法及显示资料处理方法
摘要 本发明系关于振荡装置及显示资料处理装置,特别是有关于可作低消费电力动作之振荡装置及显示资料处理装置。 其目的系提供可调整振荡频率之占空因素(duty factor )等,可自己控制记忆体等之间之时序调整之振荡装置及显示资料处理装置;在振荡装置,充电手段、放电手段所包含之第1、第2切换手段,系藉由MOS缓冲器之输出而被进行ON、OFF之控制,使振荡信号之频率,占空因素被调整;配合显示资料RAM、CGROM、地址解码器,而设有等效电路;当EIRAM成为有效位准时,显示资料RAM、CGROM依序进入读出动作,DLAT被存储于驱动电路;等效电路系在读取资料等确定的时刻或在该时刻之后,使EIROM、EILAT、RS成为有效位准;而当RS成为有效位准时,EITAM等依序成为非有效位准,显示资料RAM等移转至预充电动作。
申请公布号 TW289108 申请公布日期 1996.10.21
申请号 TW084105880 申请日期 1995.06.09
申请人 雅考埃普森股份有限公司 发明人 小泉德夫;今村阳一;青木茂树
分类号 G09G3/32;H03L7/99 主分类号 G09G3/32
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼;林敏生 台北巿南京东路二段一二五号七楼伟成第一大楼
主权项 1. 一种振荡装置,系具有:缓冲手段,及使该缓冲手 段 之输出反馈至输入之反馈手段,及连接于该缓冲手 段的输 入之充电手段与放电手段者;其特征为: 上述充电手段,系包含有:依照上述缓冲手段的输 出进行 ON、OFF之第1切换手段,及经由该第1切换手段来控 制流 入上述缓冲手段的输入之电流之第1电流控制手段 ; 上述放电手段,系包含有:依照上述缓冲手段之输 出进行 ON、OFF之第2切换手段,及经由第2切换手段来控制 从上 述缓冲手段的输入所流出的电流之第2电流控制手 段,利 用上述第1电流控制手段及第2电流控制手段的电 流控制, 可变化地控制振荡信号的负荷率(duty rate)。2. 如 申请专利范围第1项之振荡装置,其中上述第1.第2 切换手段,系其各个上述缓冲手段之输出连接于闸 电极之 第1.第2导电型之第1.第2电晶体;上述第1.第2电流控 制手段,系第1.第2电阻。3. 如申请专利范围第1项 之振荡装置,其中上述第1.第2 切换手段,系上述缓冲手段之输出连接于闸电极之 第1. 第2导电型之第1.第2电晶体;上述第1.第2电流控制 手 段为第1.第2电流。4. 如申请专利范围第3项之振荡 装置,其中上述第1电流 源系由第1导电型之第3电晶体所构成,而且上述第2 电流 源系由第2导电型之第4电晶体所构成;具有连接于 该第3 、第4电晶体之闸电极之第1.第2偏压端子,包含有 以控 制施加于该第1.第2的偏压端子之偏压电压,来控制 流过 上述第1.第2电流源之第1.第2电流之至少电流比之 偏压 电路。5. 如申请专利范围第4项之振荡装置,其中 包含有控制上 述第1.第2电流的电流値的大小之手段。6. 如申请 专利范围第4或第5项之振荡装置,其中上述偏 压电路系包含有:闸电极连接于上述第1偏压端子 而且漏 极领域连接于上述第2偏压端子之第1导电型之第5 电晶体 ;及闸电极与漏极领域连接于上述第1偏压端子之 第1导电 型之第6电晶体;及闸电极与漏极领域连接于上述 第2偏压 端子之第2导电型之第7电晶体;及闸电极连接于上 述第2 偏压端子而且漏极领域连接于上述第1偏压端子之 第2导电 型之第8电晶体。7. 如申请专利范围第6项之振荡 装置,其中对于上述第3 电晶体之闸电极,以第3偏压端子代替上述第1偏压 端子而 连接于其上;包含有:闸电极与漏极领域连接于上 述第3 偏压端子之第1导电型的第9电晶体;及闸电极连接 于上述 第2偏压端子而且漏极领域连接于上述第3偏压端 子之第2 导电型之第10电晶体。8. 一种显示资料处理装置, 系属于包含有供显示资料之 处理用之N个(N为整数)之记忆体,且可自行控制该 复数个 记忆体间的信号之时序调整之显示资料处理装置, 其特征 为:包含有: 一第1记忆体,系在第1信号成为有效位准时,进行资 料读 出者;及 一第1等价电路,系依照上述第1信号输出第2信号之 电路 ,至少在从上述第1记忆体读出之资料确定的时刻, 或在 该时刻之后,使上述第2信号成为有效位准者;及 一第K记忆体,系当第K信号(1≦K≦N,K为整数)成为有 效 位准时,进行依据第(K-1)记忆体之输出结果之资料 读取 者;及 一第K等效电路,系依据上述第K信号输出第(K+1)信 号之 电路,至少从上述第K记忆体所读出之资料,于确定 的时 刻或在该时刻之后,使上述第(K+1)信号成为有效位 准者 ;及 一存储手段,系当第N等效电路所输出之第(N+1)信号 成为 有效位准时,第N记忆体所读出之资料会被写入者 。9. 如申请专利范围第8项之显示资料处理装置, 其中上述 第1-第N记忆体、存储手段之至少一个,在上述第1- 第( N+1)信号成为非有效位准时,进行预充电动作。10. 如申请专利范围第9项之显示资料处理装置,其中 包 含有:一第(N+1)等价电路,系依据上述第(N+1)信号输 出 第(N+2)信号之电路,至少上述读出之资料在被上述 存储 手段所写入之时刻,或在该时刻之后,使上述第(N+2) 信 号成为有效位准者;及 一手段,系当上述第(N+2)信号成为有效位准时,使上 述 第1-第(N+1)信号之至少1个成为非有效位准,使上述 第1 -第N记忆体、存储手段之至少1个选择预充电动作 。11. 如申请专利范围第8.9或10项之显示资料处理 装置, 其中包含有: 一解码手段,系从上述第1-第N记忆体,存储手段之 至少 1个所输入之地址信号,生成变换地址信号者;及 一解码用等效电路,系依据上述第1-第(N+1)信号中 任何 一个,对于上述第1-第N记忆体、存储手段之任何一 个, 输出替代该第1-第(N+1)信号之第1′-第(N+1)′信号 之 电路,上述解码手段所输出之上述变换地址信号, 于确定 时刻或该确定时刻后,使上述第1′-第(N+1)′信号 成为 有效位准者。12. 如申请专利范围第8.9或第10项之 显示资料处理装置 ,其中上述存储手段,系由将第1-第L(L为整数)种类 之 读出资料取入之第1-第L存储手段所构成,包含有取 入信 号控制手段,该取入信号控制手段,系产生将上述 第N记 忆体所读出之资料,在每1水平期间,以分时将其存 储于 上述存储手段而用之取入信号,而且,控制上述取 入信号 之产生时刻,以使上述第1-第L种类之读出资料被取 入上 述第1-第L存储手段者。13. 如申请专利范围第12项 之显示资料处理装置,其中上 述取入信号控制手段,系从上述存储手段所输入之 地址信 号生成变换地址信号,将变换地址信号作为上述取 入信号 之解码手段所形成者。14. 如申请专利范围第8.9或 第10项之显示资料处理装置 ,其中上述复数之记忆体,系包含:记忆画像显示模 式之 符码信号之手段,及依据该符码信号产生画像显示 模式之 手段。15. 如申请专利范围第8.9或第10项之显示资 料处理装置 ,其中包含有振荡装置,该振荡装置系输出为了生 成上述 第1信号所用之振荡信号;该振荡装置,系包含有控 制该 振荡信号之负荷率(duty rate)之手段。16. 如申请专 利范围第15项之显示资料处理装置,其中上 述振荡装置,系包含缓冲手段,及将该缓冲手段之 输出反 馈至输入之反馈手段,及与该缓冲手段的输入连接 之充电 手段及放电手段;上述充电手段,系包含依据上述 缓冲手 段的输出进行ON、OFF之第1切换手段,及介由该第1 切换 手段,控制流入上述缓冲手段的输入的电流之第1 电流控 制手段;上述放电手段,系包含依据上述缓冲手段 之输出 进行ON、OFF之第2切换手段,及介由该第2切换手段, 控 制从上述缓冲手段的输入所流出的电流之第2电流 控制手 段。17. 如申请专利范围第8.9或第10项之显示资料 处理装置 ,其中上述第(N+1)信号与上述第(N+2)信号之中的一 个作 为上述第1信号反馈,形成自振荡环器。18. 如申请 专利范围第17项之显示资料处理装置,其中包 含控制上述自振荡环路之振荡频率或负荷率之中 的一个之 手段。19. 如申请专利范围第18项之显示资料处理 装置,其中包 含:含有上述第1-第N等效电路或上述第1-第(N+1)等 效 电路之缓冲手段;及使该缓冲手段之输出反馈至输 入之反 馈手段;及连接于该缓冲手段之输入之充电手段及 放电手 段; 上述充电手段,系包含:依据上述缓冲手段之输出 进行ON 、OFF之第1切换手段;及介由该第1切换手段控制流 入上 述缓冲手段的输入之电流之第1电流控制手段; 上述放电手段,系包含:依据上述缓冲手段的输出 进行ON 、OFF之第2切换手段;及介由该第2切换手段控制从 上述 缓冲手段之输入所流出之电流之第2电流控制手段 。20. 一种矩阵型显示装置,系包含申请专利范围 第8.9或 第10项之中任何一项之显示资料处理装置,及显示 像素被 配置成矩阵状而且复数的信号电极及扫描电极相 交叉而配 置之矩阵面板,及将驱动电压施加于该矩阵面板的 上述信 号电极之信号驱动电路,及将驱动电压施加于该矩 阵面板 之上述扫描电极之扫描驱动电路; 依据上述显示资料处理装置之上述存储手段所存 储之资料 ,至少生成上述信号驱动电路之驱动电压。21. 一 种矩阵型显示装置,系包含申请专利范围第11项之 显示资料处理装置,及显示像素被配置成矩阵状而 且复数 的信号电极及扫描电极被交叉配置之矩阵面板,及 将驱动 电压施加于该矩阵面板之上述信号电极之信号驱 动电路, 又将驱动电压施加于该矩阵面板之上述扫描电极 之扫描驱 动电路; 依据上述显示资料处理装置之上述存储手段所存 储之资料 ,至少生成上述信号驱动电路之驱动电压。22. 一 种矩阵型显示装置,系包含申请专利范围第12项之 显示资料处理装置,及显示像素被配置成矩阵状而 且复数 的信号电极及扫描电极被交叉配置之矩阵面板,及 将驱动 电压施加于该矩阵面板之上述信号电极之信号驱 动电路, 及将驱动电压施加于该矩阵面板之上述扫描电极 之扫描驱 动电路; 依据上述显示资料处理装置之上述存储手段所存 储之资料 ,至少生成上述信号驱动电路之驱动电压。23. 一 种矩阵型显示装置,系包含申请专利范围第14项之 显示资料处理装置,及显示像素被配置成矩阵状而 且复数 的信号电极及扫描电极被交叉配置之矩阵面板,及 将驱动 电压施加于该矩阵面板之上述信号电极之信号驱 动电路, 又将驱动电压施加于该矩阵面板之上述扫描电极 之扫描驱 动电路; 依据上述显示资料处理装置之上述存储手段所存 储之资料 ,至少生成上述信号驱动电路之驱动电压。24. 一 种矩阵型显示装置,系包含申请专利范围第15项之 显示资料处理装置,及显示像素被配置成矩阵状而 且复数 的信号电极及扫描电极被交叉配置之矩阵面板,及 将驱动 电压施加于该矩阵面板之上述信号电极之信号驱 动电路, 及将驱动电压施加于该矩阵面板之上述扫描电极 之扫描驱 动电路; 依据上述显示资料处理装置之上述存储手段所存 储之资料 ,至少生成上述信号驱动电路之驱动电压。25. 一 种振荡信号之生成方法,系属于使用缓冲手段,及 将该缓冲手段之输出反馈至输入之反馈手段,及连 接于该 缓冲手段的输入之充电手段及放电手段来进行之 形态的振 荡信号之生成方法,其特征为:包含: 依据上述缓冲手段之输出对上述充电手段所包含 之第切换 手段进行ON、OFF动作,而且介由上述第1切换手段控 制流 入上述缓冲手段的输入的电流之第1电流控制步骤 ;及 依据上述缓冲手段的输出对上述放电手段所包含 之第2切 换手段进行ON、OFF动作,而且介由上述第2切换手段 控制 从上述缓冲手段之输入所流出的电流之第2电流控 制步骤 ,藉由上述第1电流控制步骤及第2电流控制步骤的 电流控 制,而可变化地控制振荡信号的负荷率(duty rate)。 26. 一种显示资料处理方法,主要系使用供显示资 料的处 理所用的N个(N为整数)记忆体,且可自行控制该复 数个记 忆体间的信号之时序调整之显示资料处理方法,其 特征为 :包含: 当第1信号成为有效位准时,进行从第1记忆体读取 资料之 步骤;及 依据上述第1信号输出第2信号之步骤,该步骤系至 少在上 述第1记忆体所读出之资料确定之时刻或该时刻之 后,使 上述第2信号成为有效位准之步骤;及 当第K信号(1<K≦N,K为整数)成为有效位准时,依据第 ( K-1)记忆体之输出结果,进行从第K记体读取资料之 步骤 ;及 依据上述第K信号输出第(K+1)信号之步骤,该步骤至 少在 上述第K记忆体所读出之资料确定之时刻或该时刻 之后, 使上述第(K+1)信号成为有效位准之步骤;及 当第(N+1)信号成为有效位准时,将从第N记忆体所读 出之 资料写入存储手段之步骤。27. 如申请专利范围第 26项之显示资料处理方法,其中至 少对上述第1-第N记忆体、存储手段之中的一个,在 上述 第1-第(N+1)信号成为非有效位准时,进行预充电动 作。28. 如申请专利范围第27项之显示资料处理方 法,其中包 含: 依据上述第(N+1)信号输出第(N+2)信号之步骤,该步 骤系 至少在上述读出资料被写入上存储手段之时刻或 该时刻之 后,使上述第(N+2)信号成为有效位准之步骤;及 当上述第(N+2)信号成为有效位准时,使上述第1-第(N +1 )信号之中至少1个成为非有效位准,使上述第1-第N 记忆 体,存储手段之中至少1个,选择预充电动作。29. 如 申请专利范围第26.27或第28项之显示资料处理方 法,其中上述存储手段,系由取入第1-第L(L为整数) 种 类之读出资料之第1-第L存储手段所构成;包含有一 步骤 ,该步骤系产生将上述第N记忆体所读出之资料于 每1水平 期间以分时存储于上述存储手段所用之取入信号, 而且, 控制上述取入信号之产生时序,以使上述第1-第L种 类之 读出资料被取入上述第1-第L存储手段者。30. 如申 请专利范围第26.27或第28项之显示资料处理方 法,其中包含一振荡步骤,该步骤系输出生成上述 第1信 号所用之振荡信号;该振荡步骤系包含控制振荡信 号之负 荷率之步骤。31. 如申请专利范围第26.27或第28项 之显示资料处理方 法,其中使上述第(N+1)信号,上述第(N+2)信号之中的1 个作为上述第1信号进行反馈,形成自振荡环路。 图示简单说明: 第1图系表示实施例1之振荡装置之构成图。 第2图系表示实施例1之动作之波形图。 第3图系表示实施例2之振荡装置之构成图。 第4图系表示实施例3之振荡装置之构成图。 第5图系表示实施例3之动作之波形图。 第6图系表示电流源及偏压电路之具体的构成之图 。 第7图系表示电流源及偏压电路之具体的构成之图 。 第8图系(A)-(D)表示偏压调整电路之具体的构成之 图。 第9图系表示实施例7之显示资料处理装置之构成 图。 第10图系表示实施例7之动作之时序图。 第11图系表示实施例8之显示资料处理装置之构成 图。 第12图系表示实施例8之动作之时序图。 第13图系表示实施例9之显示资料处理装置之构成 图。 第14图系表示显示资料处理装置含有N个记忆体时 之构成 之例。 第15图系表示实施例10之显示资料处理装置之构成 图。 第16图系表示以习知之手法构成显示资料处理装 置之比较 例之图。 第17图系表示实施例10之动作之时序图。 第18图系表示比较例之动作之时序图。 第19图系表示显示资料RAM用之地址解码器及其等 效电路 之构成之一例之图。 第20图系表示显示资料RAM及其等效电路之构成之 图。 第21图系表示CGROM用之地址解码器、CGROM及其等效 电路 之构成之1例之图。 第22图系表示驱动电路用之地址解码器及其等效 电路之构 成之一例之图。 第23图系表示RS闩锁电路之构成之一例之图。 第24图系表示实施例11(驱动电路之具体例)之构成 图。 第25图系矩阵面板上所显示之显示画面之1例。 第26图系表示使用显示资料处理装置所包含之等 效电路, 生成振荡信号之实施例11之构成图。 第27图系表示藉由实施例11形成环状振荡器时之构 成例之 图。 第28图系表示以与实施例7之组合形成环状振荡器 时之构 成例图。 第29图系表示以与实施例1之组合控制振荡频率及 占空因 素时之构成例之图。 第30图系表示以与实施例3之组合控制振荡频率及 占空因 素时之构成例之图。 第31图系表示振荡频率及占空因素之调整为可能 之振荡装 置之构成例之图。 第32图(A)系表示使用波形整形电路之振荡装置之 构成之 例之图。 第32图(B)系其时序图。 第33图(A)系表示使用波形整形电路之振荡装置之 构成之 其他的例子之图。 第33图(B)系其时序图。 第34图系表示习知之CR振荡电路之构成图。 第35图系表示习知之环状振荡器之构成图。 第36图系表示使振荡信号之占空因素为可变之CR振 荡电路 之构成图。 第37图(A)系习知之显示资料处理装置之构成例。
地址 日本