发明名称 Justification device for synchronous digital transmission system
摘要 <p>In einem synchronen digitalen Übertragungssystem, z.B. einem für die synchrone digitale Hierarchie (SDH), wird zur Taktanpassung ein bekanntes Bytesstopfverfahren angewendet. Bedingt durch die in einem SDH-System gegebenen Rahmenstruktur können bei den Stopfvorgängen (Pointer-Aktionen) störende Effekte auftreten, wenn sich ein Netzknoten nach Ausfall einer externen Synchronisierungsquelle in einem Wartezustand befindet und eine Stopfeinrichtung die Pointer-Aktionen abhängig vom Füllstand eines Speichers mit festen Schwellenwerten ableitet. Es ist ein synchrones digitales Übertragungssystem angegeben, bei dem in einem Netzknoten Rahmenbytes eines ankommenden Signals und Rahmenbytes eines ausgesendeten Signals gezählt werden, um daraus zu festgelegten Zeitpunkten (Ti) einen Differenzwert (&Delta;i) und eine Änderung (&Delta;i - &Delta;i-1) dieses Differenzwertes (&Delta;i) zu berechnen. Damit wird ein Änderungswert (OFFSET) bestimmt, der zu bestimmten Abtastzeitpunkten mit einem oberen und unteren Schwellenwert (U_THRESH, L_THRESH) verglichen wird: Ist die Änderung (&Delta;i - &Delta;i-1) kleiner als der untere Schwellenwert, wird eine positive Stopfaktion ausgelöst. Ist der Änderungswert (&Delta;i - &Delta;i-1) größer als der obere Schwellenwert, wird eine negative Stopfaktion ausgelöst. Als Folge einer Stopfaktion können entweder die Schwellenwerte um einen konstanten Wert erhöht oder erniedrigt werden, oder es kann der Änderungswert um einen konstanten Wert verändert werden. &lt;IMAGE&gt;</p>
申请公布号 EP0727887(A2) 申请公布日期 1996.08.21
申请号 EP19960102247 申请日期 1996.02.15
申请人 ALCATEL SEL AKTIENGESELLSCHAFT 发明人 OWEN, HENRY W. L.;SHOLANDER, PETER E.
分类号 H04J3/06;H04J3/07;(IPC1-7):H04J3/06 主分类号 H04J3/06
代理机构 代理人
主权项
地址