发明名称 INTERFAZ DE DATOS ASINCRONA DE ALTA VELOCIDAD.
摘要 SE DESCRIBE UN INTERFAZ DE DATOS DIGITAL PARA TRANSFERIR DATOS ASINCRONOS DE ALTA VELOCIDAD. EL DISEÑO ESTA PENSADO NOMINALMENTE PARA INTEGRARSE EN LOS MICROCIRCUITOS COMPONENTES DE SISTEMAS DE COMUNICACIONES. EL SISTEMA SE DESCRIBE RESPECTO A SU REALIZACION EN TECNOLOGIA DE CI CMOS. LAS TECNICAS IMPLICADAS, SIN EMBARGO, PUEDEN APLICARSE FACILMENTE A OTRAS TECNOLOGIAS. EL INTERFAZ UTILIZA LA CODIFICACION MANCHESTER BI-PHASE MARK DEL RELOJ Y LOS DATOS PARA PERMITIR LA EXTRACCION DE LAS SEÑALES DEL RELOJ Y LOS DATOS EN EL RECEPTOR (7). ADEMAS, EL USO DE ESTE CODIGO MANCHESTER PERMITE QUE LAS VIOLACIONES DE CODIGO SE UTILICEN FACILMENTE COMO MARCADORES DE CUADRO PARA LOS SISTEMAS DE SINCRONIZACION. LA ESENCIA DEL CIRCUITO DE EXTRACCION DEL RELOJ Y DE DETECCION DE DATOS (9,11) ES EL USO DE ELEMENTOS DE LINEA DE RETARDO CALIBRADOS PARA SUPRIMIR LAS TRANSICIONES DE DATOS DENTRO DE LA SEÑAL DE ENTRADA CODIFICADA, PERMITIENDO ASI QUE SE DETECTE LAS TRANSICIONES DE RELOJ DESDE LAS QUE SE GENERA EL RELOJ DESPUES.
申请公布号 ES2087127(T3) 申请公布日期 1996.07.16
申请号 ES19900302024T 申请日期 1990.02.26
申请人 PLESSEY SEMICONDUCTORS LIMITED;GPT LIMITED 发明人 PICKERING, ANDREW JAMES;LAWRIE, IAN JAMES
分类号 H03M5/06;H04L7/02;H04L7/033;H04L7/06;H04L25/30;H04L25/49;(IPC1-7):H04L7/033;H06L25/30;H03L7/00 主分类号 H03M5/06
代理机构 代理人
主权项
地址