发明名称 | 数字处理器 | ||
摘要 | 在逻辑高速缓冲存储器10内保持了作为高速缓冲存储器标记地址的相应于逻辑页面信息VA(a)的物理页面信息PA(a),当访问一共享区时在高速缓冲存储器落空的情况下,保持在高速缓冲存储器中的物理页面信息PA(a)与通过TLB转换搜寻信息所得的物理页面信息PA(b)进行比较。当比较结果一致时,高速缓冲存储器项目作为高速缓冲存储器命中处理,从而同一物理地址被分配给不同的逻辑地址所引起的同义词问题以这样一种方式被解决,即访问TLB的次数与常规设备相比被减少一半。 | ||
申请公布号 | CN1124378A | 申请公布日期 | 1996.06.12 |
申请号 | CN95105005.2 | 申请日期 | 1995.04.19 |
申请人 | 株式会社日立制作所 | 发明人 | 吉冈真一;河崎俊平 |
分类号 | G06F12/02 | 主分类号 | G06F12/02 |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 杨晓光 |
主权项 | 1.一种数字处理器,包括:一个逻辑高速缓冲存储器,用逻辑地址信息作为搜寻信息;一个转换后备缓冲器,用于存储把一个逻辑地址转换为一个物理地址的一个转换对;以及控制装置,用于控制逻辑高速缓冲存储器和转换后备缓冲器。该逻辑高速缓冲存储器有一个用于保持相应于高速缓冲存储器项目上的逻辑地址信息的物理地址信息的一个区域。其中:当搜寻信息从逻辑高速缓冲存储器所选择的高速缓冲存储器项目不相应于希望的逻辑地址时,希望的逻辑地址与其他逻辑地址共享一个物理地址的情况下,控制装置比较这样所选择的高速缓冲存储器项目所保持的物理地址信息与转换后备缓冲器转换搜寻信息所得的物理地址信息,并且当比较结果被证实一致时,提供这样所选择高速缓冲存储器项目内保持的可利用信息。 | ||
地址 | 日本东京 |