发明名称 矩阵型液晶显示装置及其驱动电路
摘要 本发明系关于液晶显示装置,特别是有关于在简单矩阵型液晶显示装置上,以高对比而可作多灰阶显示之液晶驱动系统。主要系具有N个(N为零之外的正的整数)资料电极,及M个(M为零以外之正的整数)之扫描电极,及于该资料电极与该扫描电极之交点处配置像素之液晶显示板及资料电极驱动电路者。而该资料电极电路,系具有,可进行显示资讯之读取及写入之记忆体装置,及控制将显示资讯写入上述记忆体装置之记忆体领域之动作之写入控制电路,及从记忆体领域以不同于写入周期之周期将对应N个资料电极之显示资讯同时读出之读出控制电路,及将记忆体装置所读出之显示资讯变换成所对应之显示电压而将显电压给予资料电极之输出电路。
申请公布号 TW270993 申请公布日期 1996.02.21
申请号 TW084101458 申请日期 1995.02.17
申请人 日立制作所股份有限公司 发明人 川悟;二见利男;工藤泰幸;犬塚达裕;古桥勉;西谷茂之;真野宏之
分类号 G06F12/00;G09G3/36 主分类号 G06F12/00
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼;林敏生 台北巿南京东路二段一二五号七楼伟成第一大楼
主权项 1.一种液晶显示装置之资料电极驱动电路,系属于 具有N 个(N为零以外之正的整数)之资料电极,及M个(M为零 以外 之正整数)扫描电极,及于该资料电极及该扫描电 极之交 点处配置像素之液晶显示面板者;其特征为:具有, 一记忆体装置,该记忆体装置系可读出或写入显示 资料; 及 一写入控制手段,该写入控制手段系控制将上述显 示资讯 写入上述记忆体装置之记忆体领域之动作;及 一读出控制手段,该读出控制手段系从上述记忆体 领域同 时读出对应上述N个资料电极之显示资讯之读出控 制手段 ,而使将1画面之显示资讯写入上述记忆体领域之 周期与 从上述记忆体领域读出之周期不同者;及 一输出电路,该输出电路系将上述记忆装置所读出 之显示 资讯变换成所对应之显示电压,再将该显示电压给 予上述 资料电极。2.如申请专利范围第1项之资料电极驱 动电路,其中上述 记忆体领域,系对应于上述像素之领域被设定,在 一个扫 描电极上所配置之所有的像素被驱动的期间之处 之1水平 期间内,每n(n≦N)个像素,上述显示资讯持继地被输 入 上述驱动电路,上述写入控制手段系具有写入闩锁 电路, 该写入闩锁电路,系将被输入之显示资讯,每n(n≦N) 像 素予以闩锁,在取入N个像素之显示资讯后,将取入 之该 显示资讯写入上述记忆体领域。3.如申请专利范 围第2项之资料电极驱动电路,其中上述 写入资讯系配合输入水平时钟信号,而输入上述资 料电极 驱动电路,N个像素之显示资讯系配合读出水平时 钟信号 而从上述记忆体领域读出,具有使上述输入水平时 钟信号 与读出水平时钟信号相异之周期。4.如申请专利 范围第3项之资料电极驱动电路,其中更具 有记忆体存取控制电路,上述记忆体存取控制电路 ,系在 对上述记忆体装置之显示资讯之写入动作与读出 动作竞争 时,使读出动作优先,使写入动作在读出动作后进 行,以 这种情况来控制上述写入及读出控制手段,而从上 述记忆 体领域所读出之上述显示资讯之周期为一定。5. 如申请专利范围第1.2.3或第4项之资料电极驱动电 路 ,其中上述读出控制手段系具有读出闩锁电路,该 读出闩 锁电路,系将从上述记忆体领域所读出之显示资讯 取入, 而上述资料电极驱动电路更具有,将上述读出闩锁 电路所 闩锁之显示资讯,变换成依据一定周期之交流信号 选择上 述显示电压之选择信号之解码电路,而上述输出电 路,系 从复数之不同电压,依据上述电压选择信号,选择 一个电 压,而使其作为上述显示电压。6.如申请专利范围 第1.2.3或第4项之资料电极驱动电路 ,其中上述读出控制手段,系具有m(m为2以上之正整 数) 个的读出闩锁电路,该读出闩锁电路系将从上述记 忆体领 域所读出之显示资讯取入,上述资料电极驱动电路 更具有 ,将上述读出闩锁电路所闩锁之显示资讯变换成依 据演算 资料选择上述显示电压之选择信号之演算器,而上 述输出 电路,系具有,从复数之不同的电压中,依据上述电 压选 择信号选择1个电压,将其作为上述显示电压,而予 以输 出之电压选择器。7.一种液晶显示装置,系属于具 有N个(N为零以外之正整 数)资料电极,及M个(M为零以外之正整数)扫描电极, 及 在该资料电极与该扫描电极之交点处配置像素之 矩阵型液 晶显示面板,及申请专利范围第1.2.3.4.5或6项之资 料电极驱动电路者;其特征为:具备有, 一扫描电极驱动电路,系选择性地将扫描选择电压 及非扫 描选择电压输出至上述扫描电极;及 一电压生成电路,系发生复数之不同之显示电压, 及上述 扫描选择电压及上述非扫描选择电压。8.一种矩 阵型液晶显示装置,系具有N个(N为零以外之正 整数)之资料电极,及M个(M为零以外之正整数)之扫 描电 极及配置于该资料电极与该扫描电极之交点的像 素之液晶 显示面板,及申请专利范围第5项所记载之资料电 极驱动 电路者;其特征为: 具有将扫描选择电压及非扫描选择电压选择性地 供给上述 扫描电极之扫描电极驱动电路,上述扫描电极驱动 电路, 系配合上述交流信号,将彼此不同之第1与第2之扫 描选择 电压之中任何一个输出; 更者,上述矩阵型液晶显示装置,系具有发生复数 之不同 的显示电压,及上述扫描选择电压及上述非扫描选 择电压 之电压生成电路。9.如申请专利范围第8项之矩阵 型液晶显示装置,其中上 述扫描电极驱动电路,系对于上述资料电极驱动电 路所输 出之上述显示电压被供给之像素所对应之扫描电 极,依照 上述交流信号,输出上述第1及第2之扫描选择电压 之中之 任何一个,对于其他的扫描电极,输出上述非扫描 选择电 压。10.如申请专利范围第8项或第9项之矩阵型液 晶显示装置 ,其中上述电压生成电路,系具有直流电压发生电 路及分 压电路,该直流发生电路,系分别发生作为一定之 上述非 扫描选择电压之基准电压,及对于该基准电压为正 或负之 电压,上述分压电路系将上述正及负之电压予以分 压,生 成上述第1及第2之扫描选择电压。11.如申请专利 范围第10项之矩阵型液晶显示装置,其中 上述直流电压发生电路,系将供给至上述液晶显示 装置之 一定之直流电压予以变换,生成上述正及负之电压 。12.一种矩阵型液晶显示装置,系具有N个(N为零之 外之正 整数)之资料电极,及M个(M为零以外之正整数)之扫 描电 极,及于该资料电极与该扫描电极之交点处配置像 素之液 晶显示面板,及申请专利范围第6项所记载之资料 电极驱 动电路;其特征为: 具有将扫描选择电压及非扫描选择电压选择性地 供给至上 述扫描电极之扫描电极驱动电路,该扫描电极驱动 电路, 系依据上述非扫描选择电压及一定之演算资料,生 成相异 之第1及第2扫描选择电压,而输出其中任何一个; 更者,上述矩阵型液晶显示装置,系具有发生复数 之不同 显示电压,及上述扫描选择电压及上述非扫描选择 电压之 电压生成电路。13.如申请专利范围第12项之矩阵 型液晶显示装置,其中 上述扫描电极驱动电路,系对于取入上述m个的读 出闩锁 电路之显示资讯被给予之像素所对应之扫描电极, 依据监 述演算资料,输出上述第1及第2之扫描选择电压,对 于其 的扫描电极,输出上述非扫描选择电压。14.一种资 讯处理装置,系具有申请专利范围第7项所记载 之矩阵型液晶显示装置,具有别的画像显示装置, 输入对 上述矩阵型液晶显示装置之1画面分之显示资讯之 帧频率 ,系上述别的画像显示装置之帧频率。图示简单说 明: 图1系表示本发明之液晶显示装置及方法之第1实 施例之方 块图。 图2系表示图1之液晶面板1之一具体例之概略构造 图。 图3系表示图1之资料电极驱动电路之一具体例之 方块图。 图4系表示图3之各部的信号之时序关系之图。 图5系表示图3之资料驱动器之一具体列之方块图 。 图6系表示图5之多路转换器及写入闩锁之一具体 例之方块 图。 图7系表示图6之40进计数器及解码器之动作时序之 图。 图8系表示图6之8位元闩锁之动作之图。 图9系表示图6之记忆体写入输出电路之动作时序 图。 图10系表示图1之显示记忆体之记忆图之一具体例 之图。 图11系表示图5之记忆体存取控制电路的一具体例 之方块 图。 图12系表示图11之读出信号生成电路之动作之时序 图。 图13系表示图11之写入信号生成电路之一动作之时 序图。 图14系表示图11之写入信号生成电路之其他的动作 之时序 图。 图15系表示图5之写入控制电路之一具体例之方块 图。 图16系表示图15所示之具体例之动作之时序图。 图17系表示图5之读出控制电路之一具体例之方块 图。 图18系表示图17所示之具体例之动作之时序图。 图19系表示图5之读出闩锁之动作之时序图。 图20系表示图5之解码器、位准位移器及输出电路 之一具 体例之电路构成图。 图21系表示图1之电源电路5之一具体例之电路图。 图22系表示图1之显示时钟脉冲发生器之一具体例 之方块 图。 图23系表示图22所示之具体例之动作之时序图。 图24系表示图1之扫描电极驱动电路之一具体例之 方块图 。 图25系表示图24之扫描驱动器之一具体例之方块图 。 图26系表示图25所示之具体例之动作之时序图。 图27系表示图1之液晶面板之显示模式之一例之模 式之图 。 图28系表示对于图27所示之显示模式之液晶面板之 资料电 极与扫描电极之液晶驱动电压波形之一例之图。 图29系表示对于图28所示之电压波形,施加于液晶 之显示 像素之电压之一例之图。 图30系表示本发明之液晶显示装置及方法之第2实 施例之 显示记忆体之记忆图之模式之图。 图31系表示对于图30所示之记忆图之第2实施例之 读出控 制电路之动作之时序图。 图32系表示对于图30所示记忆图之第2实施例之液 晶驱动 波形之一例之图。 图33系表示对于图30所示之记忆图之第2实施例之 液晶之 显示像素上所施加之电压之一例之图。 图34系本发明之液晶显示装置及方法之第3实施例 之方块 图。 图35系表示图34之资料电极驱动电路之一具体例之 方块图 。 图36系表示图35之输入时钟及位元显示资料之时序 关系图 。 图37系表示图35之资料驱动器之一具体例之方块图 。 图38系表示图37之输入闩锁之一具体例之方块图。 图39系表示图37之输入闩锁及输出闩锁之动作之时 序图。 图40系表示图37之解码器及位准位移器及输出电路 之一具 体例之构成图。 图41系表示图34之扫描电极驱动电路之一具体例之 方块图 。 图42系表示图34之电源电路之一具体例之构成图。 图43系表示图34之液晶面板之显示模式之一例之图 。 图44系表示对于图34所示之第3实施例之图43所示之 显示 模式之液晶驱动波形之一例之图。 图45系表示对于图44之液晶驱动波形之第3实施例 之液晶 之显示像素上所施加之电压之一例之图。 图46系表示习知之液晶显示装置之一例之方块图 。 图47系液晶之显示特性。 图48系表示图46之电压生成电路之构成之电路图。 图49系表示图46之显示资料控制电路之构成之方块 图。 图50系表示习知之均等脉冲宽度调制方式之时序 图。 图51系表示习知之均等脉冲宽度调制方式之驱动 波形之图 。 图52系表示习知之加权脉冲宽度调制方式之时序 图。 图53系表示习知之加权脉冲宽度调制方式之驱动 波形之图 。 图54系表示同时选择复数个简单矩阵型之液晶面 板之扫描 电极时之扫描信号之例之波形图。 图55系表示图54之波形之图。 图56系表示本发明之液晶显示装置及方法之第4实 施例之 方块图。 图57系表示图56之显示资料、FLM信号、CL1信号之时 序关 系之图。 图58系表示图56之资料驱动器之一具体例之方块图 。 图59系表示图58之各部之信号之时序图。 图60系表示图58之演算器之一具体例之方块图。 图61系表示图58之输出电路之位准位移器及电压选 择器之 一具体例之电路图。 图62系表示图56之扫描驱动器之一具体例之方块图 。 图63系表示图62之各部之信号之时序图。 图64系表示图62之解码器之一具体例之方块图。 图65系表示图64之解码器之一具体例之方块图。 图66系表示图62之输出电路之一具体例之电路图。 图67系表示图56之电源电路之一具体例之方块图。 图68系表示图56之扫描函数产生器之一具体例之方 块图。 图69系表示图68所示之扫描函数产生器之动作之时 序图。 图70系表示图68之扫描函数ROM所存储之资料之一具 体例 之图。 图71系表示图68之扫描函数ROM所存储之资料之其他 之具 体例之图。 图72系表示图68之扫描函数ROM所存储之资料之其他 之具 体例之图。 图73系表示图68之扫描函数ROM所存储之资料之其他 之具 体例之图。 图74系表示对于图72所示之存储资料之扫描信号波 形之图 。 图75系表示对于图72所示之存储资料之扫描信号波 形之图 。
地址 日本
您可能感兴趣的专利