发明名称 MICROPROCESSEUR DANS LEQUEL EST INCORPOREE UNE SECTION DE CONTROLE PAR REDONDANCE CYCLIQUE (CRC) ET PROCEDE POUR EXECUTER DES OPERATIONS CRC EN L'UTILISANT
摘要 <P>Le microprocesseur comporte, à une partie du trajet d'entrée de données dans un circuit à décalage qui est monté de la manière classique dans une unité arithmétique et logique (40) du microprocesseur pour exécuter des ordres de décalage, un bit de donnée qui correspond au trajet, un circuit OU exclusif qui calcule le OU exclusif d'un bit de poids fort d'une donnée à octet et une donnée binaire. Dans ce circuit, le résultat selon un polynôme de production tel que [X**8+X**4+X**3+X**2+1] est déterminé sur la base de l'emplacement d'installation du circuit OU exclusif dans le trajet, et en établissant une valeur initiale pour la donnée à octet, en entrant un bit de la donnée de transmission séquentiellement dans la donnée binaire et en faisant fonctionner le circuit à décalage, on obtient le résultat calculé pour le code CRC. Par conséquent, pour le microprocesseur, ce code peut être produit à une vitesse élevée en utilisant les ordres de calcul de la section code CRC. Des techniques correspondantes pour le contrôle d'erreur de la donnée reçue sont également décrites.</P>
申请公布号 FR2722897(A1) 申请公布日期 1996.01.26
申请号 FR19950008052 申请日期 1995.07.04
申请人 NIPPONDENSO CO LTD 发明人 SUZUKI KYOUICHI;ISHIHARA HIDEAKI;SASAKI AKIHIRO;TAKAGI NOBUTOMO
分类号 G06F15/78;G06F7/00;G06F7/57;G06F11/10;H03M13/09;(IPC1-7):G06F11/08;G06F9/30;H03M13/00 主分类号 G06F15/78
代理机构 代理人
主权项
地址