发明名称 受保护的可编程盒式存储器及使用它们的计算机系统
摘要 一个封锁的盒式存储器中的连接器允许存储器、存储器控制电路及封锁控制电路可插接地与CPU电路连通。存储器控制电路打乱某些总线线路,从而在复位时打乱存储器中的数据,并响应来自封锁控制电路的输入停止打乱总线线路。封锁控制电路监视总线,等待在总线上确定一个总线值的正确组合,此时,封锁控制电路令存储器控制电路停止打乱总线线路。
申请公布号 CN1115058A 申请公布日期 1996.01.17
申请号 CN94117914.1 申请日期 1994.11.11
申请人 国际商业机器公司 发明人 J·L·康斯
分类号 G06F12/00;G06F12/14 主分类号 G06F12/00
代理机构 中国专利代理(香港)有限公司 代理人 杜有文;马铁良
主权项 1、一种盒式存储器,具有一个可读存储器,并用于一个计算机系统中;该计算机系统具有一个带有至少一条与之相关联的总线的中央处理单元(CPU),并且该总线具有至少一条总线线路,该盒式存储器的特征在于包括:与所述存储器电路连通的一个存储器控制电路;与所述存储器控制电路电路连通的一个封锁控制电路;以及与所述存储器、所述存储器控制电路及用于连接所述存储器的所述封锁控制电路电路连通的一个连接器,所述存储器控制电路及所述封锁控制电路是与CPU可拆卸地电路连通的;所述存储器控制电路有两种状态:一种解锁状态,其特征在于与所述存储器的交至作用,使得当CPU访问所述存储器时,对于一个给定的地址的由所述存储器读入CPU的结果对应于存储在所述存储器中该地址上的值;以及一种封锁状态,其特征在于与所述存储器的交互作用,当CPU访问所述存储器时,使得对于一个给定的地址读入CPU的所述存储器的结果对应于不是存储在所述存储器中该地址上的值。所述存储器控制电路配置成响应来自所述封锁控制电路的输入,从所述封锁状态切换到所述解锁状态;以及所述封锁控制电路配置成响应第一组预先选定的事件的出现,令所述存储器控制电路进入所述封锁状态,并且所述控制电路进一步配置成响应第二组预先选定的事件的出现,令所述存储器控制电路进入所述解锁状态。
地址 美国纽约州